Implementación de una Arquitectura de Microprocesador didáctica en VHDL

Autores
Torres, Cristian Luis; Frade, María Paula; Iarussi, Emmanuel; Vázquez, Martín
Año de publicación
2011
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
El presente trabajo fue realizado en calidad de Trabajo Final para una cátedra que presenta los fundamentos de Arquitectura de Computadoras (Arquitectura de Computadoras I) en una carrera de Informática. A n de introducir lenguajes de descripción de hardware al contenido de dicha materia, se realizaron durante la misma diferentes implementaciones de circuitos digitales que ya eran dictados. Se propuso una implementación VHDL del microprocesador DW-B basado en el microprocesador DWARF. Además, fue deseable lograr una descripción sintetizable de la arquitectura, para que la misma pudiera ser implementada a posteriori dentro de una FPGA. Como complemento a la descripción se diseñó e implementó una herramienta traductora mediante la cual pueden desarrollarse programas para ejecutar en dicho procesador.
Sociedad Argentina de Informática e Investigación Operativa
Materia
Ciencias Informáticas
Arquitectura de Microprocesador
VHDL
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/4.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/142301

id SEDICI_133be54ccde86bedd2ce6c256f5a3708
oai_identifier_str oai:sedici.unlp.edu.ar:10915/142301
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Implementación de una Arquitectura de Microprocesador didáctica en VHDLTorres, Cristian LuisFrade, María PaulaIarussi, EmmanuelVázquez, MartínCiencias InformáticasArquitectura de MicroprocesadorVHDLEl presente trabajo fue realizado en calidad de Trabajo Final para una cátedra que presenta los fundamentos de Arquitectura de Computadoras (Arquitectura de Computadoras I) en una carrera de Informática. A n de introducir lenguajes de descripción de hardware al contenido de dicha materia, se realizaron durante la misma diferentes implementaciones de circuitos digitales que ya eran dictados. Se propuso una implementación VHDL del microprocesador DW-B basado en el microprocesador DWARF. Además, fue deseable lograr una descripción sintetizable de la arquitectura, para que la misma pudiera ser implementada a posteriori dentro de una FPGA. Como complemento a la descripción se diseñó e implementó una herramienta traductora mediante la cual pueden desarrollarse programas para ejecutar en dicho procesador.Sociedad Argentina de Informática e Investigación Operativa2011-08info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf100-112http://sedici.unlp.edu.ar/handle/10915/142301spainfo:eu-repo/semantics/altIdentifier/url/https://40jaiio.sadio.org.ar/sites/default/files/T2011/EST/TrabCatedra/1009.pdfinfo:eu-repo/semantics/altIdentifier/issn/1850-2946info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-03T11:08:28Zoai:sedici.unlp.edu.ar:10915/142301Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-03 11:08:28.764SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Implementación de una Arquitectura de Microprocesador didáctica en VHDL
title Implementación de una Arquitectura de Microprocesador didáctica en VHDL
spellingShingle Implementación de una Arquitectura de Microprocesador didáctica en VHDL
Torres, Cristian Luis
Ciencias Informáticas
Arquitectura de Microprocesador
VHDL
title_short Implementación de una Arquitectura de Microprocesador didáctica en VHDL
title_full Implementación de una Arquitectura de Microprocesador didáctica en VHDL
title_fullStr Implementación de una Arquitectura de Microprocesador didáctica en VHDL
title_full_unstemmed Implementación de una Arquitectura de Microprocesador didáctica en VHDL
title_sort Implementación de una Arquitectura de Microprocesador didáctica en VHDL
dc.creator.none.fl_str_mv Torres, Cristian Luis
Frade, María Paula
Iarussi, Emmanuel
Vázquez, Martín
author Torres, Cristian Luis
author_facet Torres, Cristian Luis
Frade, María Paula
Iarussi, Emmanuel
Vázquez, Martín
author_role author
author2 Frade, María Paula
Iarussi, Emmanuel
Vázquez, Martín
author2_role author
author
author
dc.subject.none.fl_str_mv Ciencias Informáticas
Arquitectura de Microprocesador
VHDL
topic Ciencias Informáticas
Arquitectura de Microprocesador
VHDL
dc.description.none.fl_txt_mv El presente trabajo fue realizado en calidad de Trabajo Final para una cátedra que presenta los fundamentos de Arquitectura de Computadoras (Arquitectura de Computadoras I) en una carrera de Informática. A n de introducir lenguajes de descripción de hardware al contenido de dicha materia, se realizaron durante la misma diferentes implementaciones de circuitos digitales que ya eran dictados. Se propuso una implementación VHDL del microprocesador DW-B basado en el microprocesador DWARF. Además, fue deseable lograr una descripción sintetizable de la arquitectura, para que la misma pudiera ser implementada a posteriori dentro de una FPGA. Como complemento a la descripción se diseñó e implementó una herramienta traductora mediante la cual pueden desarrollarse programas para ejecutar en dicho procesador.
Sociedad Argentina de Informática e Investigación Operativa
description El presente trabajo fue realizado en calidad de Trabajo Final para una cátedra que presenta los fundamentos de Arquitectura de Computadoras (Arquitectura de Computadoras I) en una carrera de Informática. A n de introducir lenguajes de descripción de hardware al contenido de dicha materia, se realizaron durante la misma diferentes implementaciones de circuitos digitales que ya eran dictados. Se propuso una implementación VHDL del microprocesador DW-B basado en el microprocesador DWARF. Además, fue deseable lograr una descripción sintetizable de la arquitectura, para que la misma pudiera ser implementada a posteriori dentro de una FPGA. Como complemento a la descripción se diseñó e implementó una herramienta traductora mediante la cual pueden desarrollarse programas para ejecutar en dicho procesador.
publishDate 2011
dc.date.none.fl_str_mv 2011-08
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/142301
url http://sedici.unlp.edu.ar/handle/10915/142301
dc.language.none.fl_str_mv spa
language spa
dc.relation.none.fl_str_mv info:eu-repo/semantics/altIdentifier/url/https://40jaiio.sadio.org.ar/sites/default/files/T2011/EST/TrabCatedra/1009.pdf
info:eu-repo/semantics/altIdentifier/issn/1850-2946
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
dc.format.none.fl_str_mv application/pdf
100-112
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1842260588094291968
score 13.13397