Introducción al diseño con VHDL
- Autores
- Szklanny, Fernando
- Año de publicación
- 2011
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- Con el objeto de lograr un aprendizaje adecuado de las técnicas de diseño con circuitos lógicos programables, se propone un curso básico que permita al estudiante comenzar a entender la estructura de un lenguaje de programación de alto nivel, tal como VHDL, y la forma de utilizar dicho lenguaje para diseñar sistemas digitales basados en .circuitos lógicos programables, y la simulación de su comportamiento. La presencia del docente, y las clases teóricas, de las cuales este tutorial ofrece solamente una muestra, se complementan con la utilización de una herramienta práctica, basada en una placa de desarrollo, simple de usar, simple de interconectar, que fuera desarrollada por nuestro grupo de investigación sobre la base de un circuito lógico programable sencillo y económico como herramienta introductoria, a ser utilizada por los estudiantes antes de requerir el uso de las poderosas herramientas de diseño y equipos de desarrollo que hoy ofrecen los fabricantes de este tipo de dispositivos.
Sección: Tutoriales – Resúmenes
Centro de Técnicas Analógico-Digitales - Materia
-
Ingeniería
Diseño con circuitos lógicos programables
Lenguaje de programación
VHDL - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/4.0/
- Repositorio
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/121398
Ver los metadatos del registro completo
id |
SEDICI_b9a719adecba84ba0e47ccba3d60f2b6 |
---|---|
oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/121398 |
network_acronym_str |
SEDICI |
repository_id_str |
1329 |
network_name_str |
SEDICI (UNLP) |
spelling |
Introducción al diseño con VHDLSzklanny, FernandoIngenieríaDiseño con circuitos lógicos programablesLenguaje de programaciónVHDLCon el objeto de lograr un aprendizaje adecuado de las técnicas de diseño con circuitos lógicos programables, se propone un curso básico que permita al estudiante comenzar a entender la estructura de un lenguaje de programación de alto nivel, tal como VHDL, y la forma de utilizar dicho lenguaje para diseñar sistemas digitales basados en .circuitos lógicos programables, y la simulación de su comportamiento. La presencia del docente, y las clases teóricas, de las cuales este tutorial ofrece solamente una muestra, se complementan con la utilización de una herramienta práctica, basada en una placa de desarrollo, simple de usar, simple de interconectar, que fuera desarrollada por nuestro grupo de investigación sobre la base de un circuito lógico programable sencillo y económico como herramienta introductoria, a ser utilizada por los estudiantes antes de requerir el uso de las poderosas herramientas de diseño y equipos de desarrollo que hoy ofrecen los fabricantes de este tipo de dispositivos.Sección: Tutoriales – ResúmenesCentro de Técnicas Analógico-Digitales2011-09info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionResumenhttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf3-3http://sedici.unlp.edu.ar/handle/10915/121398spainfo:eu-repo/semantics/altIdentifier/isbn/978-950-34-0749-3info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-29T11:28:49Zoai:sedici.unlp.edu.ar:10915/121398Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-29 11:28:49.547SEDICI (UNLP) - Universidad Nacional de La Platafalse |
dc.title.none.fl_str_mv |
Introducción al diseño con VHDL |
title |
Introducción al diseño con VHDL |
spellingShingle |
Introducción al diseño con VHDL Szklanny, Fernando Ingeniería Diseño con circuitos lógicos programables Lenguaje de programación VHDL |
title_short |
Introducción al diseño con VHDL |
title_full |
Introducción al diseño con VHDL |
title_fullStr |
Introducción al diseño con VHDL |
title_full_unstemmed |
Introducción al diseño con VHDL |
title_sort |
Introducción al diseño con VHDL |
dc.creator.none.fl_str_mv |
Szklanny, Fernando |
author |
Szklanny, Fernando |
author_facet |
Szklanny, Fernando |
author_role |
author |
dc.subject.none.fl_str_mv |
Ingeniería Diseño con circuitos lógicos programables Lenguaje de programación VHDL |
topic |
Ingeniería Diseño con circuitos lógicos programables Lenguaje de programación VHDL |
dc.description.none.fl_txt_mv |
Con el objeto de lograr un aprendizaje adecuado de las técnicas de diseño con circuitos lógicos programables, se propone un curso básico que permita al estudiante comenzar a entender la estructura de un lenguaje de programación de alto nivel, tal como VHDL, y la forma de utilizar dicho lenguaje para diseñar sistemas digitales basados en .circuitos lógicos programables, y la simulación de su comportamiento. La presencia del docente, y las clases teóricas, de las cuales este tutorial ofrece solamente una muestra, se complementan con la utilización de una herramienta práctica, basada en una placa de desarrollo, simple de usar, simple de interconectar, que fuera desarrollada por nuestro grupo de investigación sobre la base de un circuito lógico programable sencillo y económico como herramienta introductoria, a ser utilizada por los estudiantes antes de requerir el uso de las poderosas herramientas de diseño y equipos de desarrollo que hoy ofrecen los fabricantes de este tipo de dispositivos. Sección: Tutoriales – Resúmenes Centro de Técnicas Analógico-Digitales |
description |
Con el objeto de lograr un aprendizaje adecuado de las técnicas de diseño con circuitos lógicos programables, se propone un curso básico que permita al estudiante comenzar a entender la estructura de un lenguaje de programación de alto nivel, tal como VHDL, y la forma de utilizar dicho lenguaje para diseñar sistemas digitales basados en .circuitos lógicos programables, y la simulación de su comportamiento. La presencia del docente, y las clases teóricas, de las cuales este tutorial ofrece solamente una muestra, se complementan con la utilización de una herramienta práctica, basada en una placa de desarrollo, simple de usar, simple de interconectar, que fuera desarrollada por nuestro grupo de investigación sobre la base de un circuito lógico programable sencillo y económico como herramienta introductoria, a ser utilizada por los estudiantes antes de requerir el uso de las poderosas herramientas de diseño y equipos de desarrollo que hoy ofrecen los fabricantes de este tipo de dispositivos. |
publishDate |
2011 |
dc.date.none.fl_str_mv |
2011-09 |
dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Resumen http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
format |
conferenceObject |
status_str |
publishedVersion |
dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/121398 |
url |
http://sedici.unlp.edu.ar/handle/10915/121398 |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.relation.none.fl_str_mv |
info:eu-repo/semantics/altIdentifier/isbn/978-950-34-0749-3 |
dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) |
dc.format.none.fl_str_mv |
application/pdf 3-3 |
dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
reponame_str |
SEDICI (UNLP) |
collection |
SEDICI (UNLP) |
instname_str |
Universidad Nacional de La Plata |
instacron_str |
UNLP |
institution |
UNLP |
repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
_version_ |
1844616166820020225 |
score |
13.070432 |