Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri

Autores
Mazzeo, Héctor Hugo; Rapallini, José Antonio; Aróztegui, Walter José; Quijano, Antonio Adrián; Ocampo, Jesús Matías Filomeno
Año de publicación
2010
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
Se presenta un método didáctico para el diseño e implementación de sistemas de tiempo real (STR). Dada la especificación del STR, los alumnos trabajan en su modelado con Redes de Petri, con el lenguaje ADA para generar la simulación funcional y con VHDL para llegar a la implementación final realizada con herramientas de diseño comerciales. Para ilustrar el método se muestran dos aplicaciones con sistemas empotrados y según la partición realizada a partir de los conceptos de Codiseño Hardware- Software (CoHS), se utiliza lógica programable para su resolución.
Centro de Técnicas Analógico-Digitales
Materia
Ingeniería
VHDL
ADA
Sistemas de tiempo real
Codiseño
Hardware/Software
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/4.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/121188

id SEDICI_2bd223d8e426a0c2832d472837689926
oai_identifier_str oai:sedici.unlp.edu.ar:10915/121188
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de PetriMazzeo, Héctor HugoRapallini, José AntonioAróztegui, Walter JoséQuijano, Antonio AdriánOcampo, Jesús Matías FilomenoIngenieríaVHDLADASistemas de tiempo realCodiseñoHardware/SoftwareSe presenta un método didáctico para el diseño e implementación de sistemas de tiempo real (STR). Dada la especificación del STR, los alumnos trabajan en su modelado con Redes de Petri, con el lenguaje ADA para generar la simulación funcional y con VHDL para llegar a la implementación final realizada con herramientas de diseño comerciales. Para ilustrar el método se muestran dos aplicaciones con sistemas empotrados y según la partición realizada a partir de los conceptos de Codiseño Hardware- Software (CoHS), se utiliza lógica programable para su resolución.Centro de Técnicas Analógico-Digitales2010-07info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf175-177http://sedici.unlp.edu.ar/handle/10915/121188spainfo:eu-repo/semantics/altIdentifier/isbn/978-987-9374-65-8info:eu-repo/semantics/altIdentifier/url/http://www.lacie-unlam.org/uea2010/trabajos/uea2010_submission_31.pdfinfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-03T11:00:52Zoai:sedici.unlp.edu.ar:10915/121188Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-03 11:00:52.412SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri
title Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri
spellingShingle Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri
Mazzeo, Héctor Hugo
Ingeniería
VHDL
ADA
Sistemas de tiempo real
Codiseño
Hardware/Software
title_short Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri
title_full Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri
title_fullStr Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri
title_full_unstemmed Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri
title_sort Utilización de ADA y VHDL para el codiseño hardware software de sistemas de tiempo real, modelado mediante redes de Petri
dc.creator.none.fl_str_mv Mazzeo, Héctor Hugo
Rapallini, José Antonio
Aróztegui, Walter José
Quijano, Antonio Adrián
Ocampo, Jesús Matías Filomeno
author Mazzeo, Héctor Hugo
author_facet Mazzeo, Héctor Hugo
Rapallini, José Antonio
Aróztegui, Walter José
Quijano, Antonio Adrián
Ocampo, Jesús Matías Filomeno
author_role author
author2 Rapallini, José Antonio
Aróztegui, Walter José
Quijano, Antonio Adrián
Ocampo, Jesús Matías Filomeno
author2_role author
author
author
author
dc.subject.none.fl_str_mv Ingeniería
VHDL
ADA
Sistemas de tiempo real
Codiseño
Hardware/Software
topic Ingeniería
VHDL
ADA
Sistemas de tiempo real
Codiseño
Hardware/Software
dc.description.none.fl_txt_mv Se presenta un método didáctico para el diseño e implementación de sistemas de tiempo real (STR). Dada la especificación del STR, los alumnos trabajan en su modelado con Redes de Petri, con el lenguaje ADA para generar la simulación funcional y con VHDL para llegar a la implementación final realizada con herramientas de diseño comerciales. Para ilustrar el método se muestran dos aplicaciones con sistemas empotrados y según la partición realizada a partir de los conceptos de Codiseño Hardware- Software (CoHS), se utiliza lógica programable para su resolución.
Centro de Técnicas Analógico-Digitales
description Se presenta un método didáctico para el diseño e implementación de sistemas de tiempo real (STR). Dada la especificación del STR, los alumnos trabajan en su modelado con Redes de Petri, con el lenguaje ADA para generar la simulación funcional y con VHDL para llegar a la implementación final realizada con herramientas de diseño comerciales. Para ilustrar el método se muestran dos aplicaciones con sistemas empotrados y según la partición realizada a partir de los conceptos de Codiseño Hardware- Software (CoHS), se utiliza lógica programable para su resolución.
publishDate 2010
dc.date.none.fl_str_mv 2010-07
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/121188
url http://sedici.unlp.edu.ar/handle/10915/121188
dc.language.none.fl_str_mv spa
language spa
dc.relation.none.fl_str_mv info:eu-repo/semantics/altIdentifier/isbn/978-987-9374-65-8
info:eu-repo/semantics/altIdentifier/url/http://www.lacie-unlam.org/uea2010/trabajos/uea2010_submission_31.pdf
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
dc.format.none.fl_str_mv application/pdf
175-177
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1842260504078188544
score 13.13397