Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales

Autores
Lizárraga, Mariano; Gallina, Sergio Hilario; Contreras, Juan; Peretti, Gastón
Año de publicación
2010
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
Este trabajo propone un sistema de procesamiento de información en alta velocidad cuyo diseño está distribuido entre partes de software, hardware y firmware, buscando mostrar la utilidad de incluir sistemas basados en FPGA (Field Programmable Gate Array) en aplicaciones industriales donde se requiera un procesamiento rápido, por ejemplo para el procesamiento digital de señales (Digital Signal Processing, DSP). Así se muestra que el procesamiento realizado en la FPGA puede ser complementado con un tratamiento en una PC, en la que se puede aprovechar la potencia y funcionalidades especiales de herramientas de software estándar tales como Matlab®. El vínculo entre las plataformas en este caso se basa en una comunicación Ethernet que se implementa en la FPGA mediante una descripción VHDL de uso libre que se ha desarrollado para este trabajo. Para la conexión física se ha construido una interfaz de adaptación entre puertos de E/S de la FPGA y un puerto Ethernet. Finalmente, en la PC se administra la comunicación mediante una conexión Ethernet/IP/UDP convencional, lo que da versatilidad al diseño dado que permite independizarse del lenguaje de programación y ser aprovechado en otras aplicaciones específicas. Se presenta un caso de estudio para el cual se utiliza un algoritmo basado en el cálculo de la transformada de Fourier (Fast Fourier Transformation, FFT) para la determinación de la velocidad de giro de un motor eléctrico a partir de señales vibratorias captadas.
Sociedad Argentina de Informática e Investigación Operativa
Materia
Ciencias Informáticas
FPGA
DSP
Ethernet
FFT
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/4.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/153171

id SEDICI_953cbfdab5ed4a38f5eb620e744bbaa9
oai_identifier_str oai:sedici.unlp.edu.ar:10915/153171
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industrialesLizárraga, MarianoGallina, Sergio HilarioContreras, JuanPeretti, GastónCiencias InformáticasFPGADSPEthernetFFTEste trabajo propone un sistema de procesamiento de información en alta velocidad cuyo diseño está distribuido entre partes de software, hardware y firmware, buscando mostrar la utilidad de incluir sistemas basados en FPGA (Field Programmable Gate Array) en aplicaciones industriales donde se requiera un procesamiento rápido, por ejemplo para el procesamiento digital de señales (Digital Signal Processing, DSP). Así se muestra que el procesamiento realizado en la FPGA puede ser complementado con un tratamiento en una PC, en la que se puede aprovechar la potencia y funcionalidades especiales de herramientas de software estándar tales como Matlab®. El vínculo entre las plataformas en este caso se basa en una comunicación Ethernet que se implementa en la FPGA mediante una descripción VHDL de uso libre que se ha desarrollado para este trabajo. Para la conexión física se ha construido una interfaz de adaptación entre puertos de E/S de la FPGA y un puerto Ethernet. Finalmente, en la PC se administra la comunicación mediante una conexión Ethernet/IP/UDP convencional, lo que da versatilidad al diseño dado que permite independizarse del lenguaje de programación y ser aprovechado en otras aplicaciones específicas. Se presenta un caso de estudio para el cual se utiliza un algoritmo basado en el cálculo de la transformada de Fourier (Fast Fourier Transformation, FFT) para la determinación de la velocidad de giro de un motor eléctrico a partir de señales vibratorias captadas.Sociedad Argentina de Informática e Investigación Operativa2010info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf1853-1859http://sedici.unlp.edu.ar/handle/10915/153171spainfo:eu-repo/semantics/altIdentifier/url/http://39jaiio.sadio.org.ar/sites/default/files/39jaiio-jii-04.pdfinfo:eu-repo/semantics/altIdentifier/issn/1850-2849info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-03T11:11:25Zoai:sedici.unlp.edu.ar:10915/153171Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-03 11:11:25.457SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales
title Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales
spellingShingle Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales
Lizárraga, Mariano
Ciencias Informáticas
FPGA
DSP
Ethernet
FFT
title_short Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales
title_full Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales
title_fullStr Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales
title_full_unstemmed Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales
title_sort Procesamiento digital de señales en FPGA para análisis de alta velocidad en entornos industriales
dc.creator.none.fl_str_mv Lizárraga, Mariano
Gallina, Sergio Hilario
Contreras, Juan
Peretti, Gastón
author Lizárraga, Mariano
author_facet Lizárraga, Mariano
Gallina, Sergio Hilario
Contreras, Juan
Peretti, Gastón
author_role author
author2 Gallina, Sergio Hilario
Contreras, Juan
Peretti, Gastón
author2_role author
author
author
dc.subject.none.fl_str_mv Ciencias Informáticas
FPGA
DSP
Ethernet
FFT
topic Ciencias Informáticas
FPGA
DSP
Ethernet
FFT
dc.description.none.fl_txt_mv Este trabajo propone un sistema de procesamiento de información en alta velocidad cuyo diseño está distribuido entre partes de software, hardware y firmware, buscando mostrar la utilidad de incluir sistemas basados en FPGA (Field Programmable Gate Array) en aplicaciones industriales donde se requiera un procesamiento rápido, por ejemplo para el procesamiento digital de señales (Digital Signal Processing, DSP). Así se muestra que el procesamiento realizado en la FPGA puede ser complementado con un tratamiento en una PC, en la que se puede aprovechar la potencia y funcionalidades especiales de herramientas de software estándar tales como Matlab®. El vínculo entre las plataformas en este caso se basa en una comunicación Ethernet que se implementa en la FPGA mediante una descripción VHDL de uso libre que se ha desarrollado para este trabajo. Para la conexión física se ha construido una interfaz de adaptación entre puertos de E/S de la FPGA y un puerto Ethernet. Finalmente, en la PC se administra la comunicación mediante una conexión Ethernet/IP/UDP convencional, lo que da versatilidad al diseño dado que permite independizarse del lenguaje de programación y ser aprovechado en otras aplicaciones específicas. Se presenta un caso de estudio para el cual se utiliza un algoritmo basado en el cálculo de la transformada de Fourier (Fast Fourier Transformation, FFT) para la determinación de la velocidad de giro de un motor eléctrico a partir de señales vibratorias captadas.
Sociedad Argentina de Informática e Investigación Operativa
description Este trabajo propone un sistema de procesamiento de información en alta velocidad cuyo diseño está distribuido entre partes de software, hardware y firmware, buscando mostrar la utilidad de incluir sistemas basados en FPGA (Field Programmable Gate Array) en aplicaciones industriales donde se requiera un procesamiento rápido, por ejemplo para el procesamiento digital de señales (Digital Signal Processing, DSP). Así se muestra que el procesamiento realizado en la FPGA puede ser complementado con un tratamiento en una PC, en la que se puede aprovechar la potencia y funcionalidades especiales de herramientas de software estándar tales como Matlab®. El vínculo entre las plataformas en este caso se basa en una comunicación Ethernet que se implementa en la FPGA mediante una descripción VHDL de uso libre que se ha desarrollado para este trabajo. Para la conexión física se ha construido una interfaz de adaptación entre puertos de E/S de la FPGA y un puerto Ethernet. Finalmente, en la PC se administra la comunicación mediante una conexión Ethernet/IP/UDP convencional, lo que da versatilidad al diseño dado que permite independizarse del lenguaje de programación y ser aprovechado en otras aplicaciones específicas. Se presenta un caso de estudio para el cual se utiliza un algoritmo basado en el cálculo de la transformada de Fourier (Fast Fourier Transformation, FFT) para la determinación de la velocidad de giro de un motor eléctrico a partir de señales vibratorias captadas.
publishDate 2010
dc.date.none.fl_str_mv 2010
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/153171
url http://sedici.unlp.edu.ar/handle/10915/153171
dc.language.none.fl_str_mv spa
language spa
dc.relation.none.fl_str_mv info:eu-repo/semantics/altIdentifier/url/http://39jaiio.sadio.org.ar/sites/default/files/39jaiio-jii-04.pdf
info:eu-repo/semantics/altIdentifier/issn/1850-2849
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
dc.format.none.fl_str_mv application/pdf
1853-1859
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1842260618454761472
score 13.13397