Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo

Autores
Juárez, José María; Bulus Rossini, Laureano A.; Lorente, Hugo Enrique
Año de publicación
2004
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
El objetivo de este trabajo es la construcción de una placa de desarrollo, basada en un hardware modular: módulo de procesamiento, módulo de almacenamiento, interfaces de entrada-salida, y módulos de radiofrecuencia y correlación. El hecho de que el receptor sea modular permite adaptar fácilmente diferentes tecnologías, simplificando el empleo de distintas etapas de radiofrecuencia o la emulación de las señales que esta etapa produce, la implementación de hardware propio como ser el desarrollo de la etapa de correladores en dispositivos programables de tipo FPGA (Field Programmable Gate Array), el desarrollo de software para el cálculo de la solución de navegación, etc.
Facultad de Ingeniería
Materia
Ingeniería Electrónica
Hardware modular
Placa de desarrollo
GPS
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/4.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/127560

id SEDICI_c220f734627fa027c7e54a4a3156037e
oai_identifier_str oai:sedici.unlp.edu.ar:10915/127560
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Sistema de desarrollo modular para receptores de GPS, implementación de un prototipoJuárez, José MaríaBulus Rossini, Laureano A.Lorente, Hugo EnriqueIngeniería ElectrónicaHardware modularPlaca de desarrolloGPSEl objetivo de este trabajo es la construcción de una placa de desarrollo, basada en un hardware modular: módulo de procesamiento, módulo de almacenamiento, interfaces de entrada-salida, y módulos de radiofrecuencia y correlación. El hecho de que el receptor sea modular permite adaptar fácilmente diferentes tecnologías, simplificando el empleo de distintas etapas de radiofrecuencia o la emulación de las señales que esta etapa produce, la implementación de hardware propio como ser el desarrollo de la etapa de correladores en dispositivos programables de tipo FPGA (Field Programmable Gate Array), el desarrollo de software para el cálculo de la solución de navegación, etc.Facultad de Ingeniería2004info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdfhttp://sedici.unlp.edu.ar/handle/10915/127560spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-03T11:02:54Zoai:sedici.unlp.edu.ar:10915/127560Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-03 11:02:54.581SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo
title Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo
spellingShingle Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo
Juárez, José María
Ingeniería Electrónica
Hardware modular
Placa de desarrollo
GPS
title_short Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo
title_full Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo
title_fullStr Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo
title_full_unstemmed Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo
title_sort Sistema de desarrollo modular para receptores de GPS, implementación de un prototipo
dc.creator.none.fl_str_mv Juárez, José María
Bulus Rossini, Laureano A.
Lorente, Hugo Enrique
author Juárez, José María
author_facet Juárez, José María
Bulus Rossini, Laureano A.
Lorente, Hugo Enrique
author_role author
author2 Bulus Rossini, Laureano A.
Lorente, Hugo Enrique
author2_role author
author
dc.subject.none.fl_str_mv Ingeniería Electrónica
Hardware modular
Placa de desarrollo
GPS
topic Ingeniería Electrónica
Hardware modular
Placa de desarrollo
GPS
dc.description.none.fl_txt_mv El objetivo de este trabajo es la construcción de una placa de desarrollo, basada en un hardware modular: módulo de procesamiento, módulo de almacenamiento, interfaces de entrada-salida, y módulos de radiofrecuencia y correlación. El hecho de que el receptor sea modular permite adaptar fácilmente diferentes tecnologías, simplificando el empleo de distintas etapas de radiofrecuencia o la emulación de las señales que esta etapa produce, la implementación de hardware propio como ser el desarrollo de la etapa de correladores en dispositivos programables de tipo FPGA (Field Programmable Gate Array), el desarrollo de software para el cálculo de la solución de navegación, etc.
Facultad de Ingeniería
description El objetivo de este trabajo es la construcción de una placa de desarrollo, basada en un hardware modular: módulo de procesamiento, módulo de almacenamiento, interfaces de entrada-salida, y módulos de radiofrecuencia y correlación. El hecho de que el receptor sea modular permite adaptar fácilmente diferentes tecnologías, simplificando el empleo de distintas etapas de radiofrecuencia o la emulación de las señales que esta etapa produce, la implementación de hardware propio como ser el desarrollo de la etapa de correladores en dispositivos programables de tipo FPGA (Field Programmable Gate Array), el desarrollo de software para el cálculo de la solución de navegación, etc.
publishDate 2004
dc.date.none.fl_str_mv 2004
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/127560
url http://sedici.unlp.edu.ar/handle/10915/127560
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1842260527550562304
score 13.13397