Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables

Autores
Encinas, Diego; Kunysz, Eduardo; Szymanowski, Alicia; Morales, Daniel Martín
Año de publicación
2014
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
El objetivo de esta línea de investigación es el estudio de la performance de las arquitecturas multiprocesador por medio de simulación y plataformas reconfigurables. Enfocando a la obtención de herramientas que permitan predecir la eficiencia del sistema ante posibles escenarios y reconfigurar el sistema en tiempo real. Analizando los diferentes componentes del sistema que pueden influir en las prestaciones significativamente y pueden llegar a modelarse y/o reconfigurarse.
Eje: Procesamiento Distribuido y Paralelo
Red de Universidades con Carreras en Informática (RedUNCI)
Materia
Ciencias Informáticas
Parallel processors
arquitecturas multiprocesador
Distributed architectures
simulación
Simulation
sistema e/s paralela
modelado orientado al individuo (moi)
plataformas reconfigurables para procesamiento paralelo
lógica programable
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/42752

id SEDICI_6ec05e3da19c877cc3cbfe83ca2cee5e
oai_identifier_str oai:sedici.unlp.edu.ar:10915/42752
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurablesEncinas, DiegoKunysz, EduardoSzymanowski, AliciaMorales, Daniel MartínCiencias InformáticasParallel processorsarquitecturas multiprocesadorDistributed architecturessimulaciónSimulationsistema e/s paralelamodelado orientado al individuo (moi)plataformas reconfigurables para procesamiento paralelológica programableEl objetivo de esta línea de investigación es el estudio de la performance de las arquitecturas multiprocesador por medio de simulación y plataformas reconfigurables. Enfocando a la obtención de herramientas que permitan predecir la eficiencia del sistema ante posibles escenarios y reconfigurar el sistema en tiempo real. Analizando los diferentes componentes del sistema que pueden influir en las prestaciones significativamente y pueden llegar a modelarse y/o reconfigurarse.Eje: Procesamiento Distribuido y ParaleloRed de Universidades con Carreras en Informática (RedUNCI)2014-05info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf695-698http://sedici.unlp.edu.ar/handle/10915/42752spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-10-22T16:43:01Zoai:sedici.unlp.edu.ar:10915/42752Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-10-22 16:43:01.99SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables
title Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables
spellingShingle Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables
Encinas, Diego
Ciencias Informáticas
Parallel processors
arquitecturas multiprocesador
Distributed architectures
simulación
Simulation
sistema e/s paralela
modelado orientado al individuo (moi)
plataformas reconfigurables para procesamiento paralelo
lógica programable
title_short Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables
title_full Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables
title_fullStr Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables
title_full_unstemmed Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables
title_sort Performance de arquitecturas multiprocesador: técnicas de simulación y plataformas reconfigurables
dc.creator.none.fl_str_mv Encinas, Diego
Kunysz, Eduardo
Szymanowski, Alicia
Morales, Daniel Martín
author Encinas, Diego
author_facet Encinas, Diego
Kunysz, Eduardo
Szymanowski, Alicia
Morales, Daniel Martín
author_role author
author2 Kunysz, Eduardo
Szymanowski, Alicia
Morales, Daniel Martín
author2_role author
author
author
dc.subject.none.fl_str_mv Ciencias Informáticas
Parallel processors
arquitecturas multiprocesador
Distributed architectures
simulación
Simulation
sistema e/s paralela
modelado orientado al individuo (moi)
plataformas reconfigurables para procesamiento paralelo
lógica programable
topic Ciencias Informáticas
Parallel processors
arquitecturas multiprocesador
Distributed architectures
simulación
Simulation
sistema e/s paralela
modelado orientado al individuo (moi)
plataformas reconfigurables para procesamiento paralelo
lógica programable
dc.description.none.fl_txt_mv El objetivo de esta línea de investigación es el estudio de la performance de las arquitecturas multiprocesador por medio de simulación y plataformas reconfigurables. Enfocando a la obtención de herramientas que permitan predecir la eficiencia del sistema ante posibles escenarios y reconfigurar el sistema en tiempo real. Analizando los diferentes componentes del sistema que pueden influir en las prestaciones significativamente y pueden llegar a modelarse y/o reconfigurarse.
Eje: Procesamiento Distribuido y Paralelo
Red de Universidades con Carreras en Informática (RedUNCI)
description El objetivo de esta línea de investigación es el estudio de la performance de las arquitecturas multiprocesador por medio de simulación y plataformas reconfigurables. Enfocando a la obtención de herramientas que permitan predecir la eficiencia del sistema ante posibles escenarios y reconfigurar el sistema en tiempo real. Analizando los diferentes componentes del sistema que pueden influir en las prestaciones significativamente y pueden llegar a modelarse y/o reconfigurarse.
publishDate 2014
dc.date.none.fl_str_mv 2014-05
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/42752
url http://sedici.unlp.edu.ar/handle/10915/42752
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
dc.format.none.fl_str_mv application/pdf
695-698
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1846782928055435264
score 12.982451