Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables
- Autores
- Encinas, Diego; Kunysz, Eduardo; Jara, Jimena; Morales, Daniel Martín
- Año de publicación
- 2016
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- El objetivo de esta línea de investigación es el estudio de la performance de las arquitecturas multiprocesador a través de modelos de simulación y plataformas reconfigurables. Enfocando a la obtención de herramientas que permitan predecir la eficiencia del sistema ante posibles escenarios y reconfigurar el sistema en tiempo real. Analizando los diferentes componentes del sistema que pueden influir en las prestaciones significativamente y pueden llegar a modelarse y/o reconfigurarse.
Eje: Procesamiento Distribuido y Paralelo
Red de Universidades con Carreras en Informática (RedUNCI) - Materia
-
Ciencias Informáticas
Logic programming
Multiple Data Stream Architectures (Multiprocessors)
Simulation - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
- Repositorio
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/53140
Ver los metadatos del registro completo
id |
SEDICI_ae139adfb3b7232674c2290426299b96 |
---|---|
oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/53140 |
network_acronym_str |
SEDICI |
repository_id_str |
1329 |
network_name_str |
SEDICI (UNLP) |
spelling |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurablesEncinas, DiegoKunysz, EduardoJara, JimenaMorales, Daniel MartínCiencias InformáticasLogic programmingMultiple Data Stream Architectures (Multiprocessors)SimulationEl objetivo de esta línea de investigación es el estudio de la performance de las arquitecturas multiprocesador a través de modelos de simulación y plataformas reconfigurables. Enfocando a la obtención de herramientas que permitan predecir la eficiencia del sistema ante posibles escenarios y reconfigurar el sistema en tiempo real. Analizando los diferentes componentes del sistema que pueden influir en las prestaciones significativamente y pueden llegar a modelarse y/o reconfigurarse.Eje: Procesamiento Distribuido y ParaleloRed de Universidades con Carreras en Informática (RedUNCI)2016-04info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf743-747http://sedici.unlp.edu.ar/handle/10915/53140spainfo:eu-repo/semantics/altIdentifier/isbn/978-950-698-377-2info:eu-repo/semantics/reference/hdl/10915/52766info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-17T09:48:18Zoai:sedici.unlp.edu.ar:10915/53140Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-17 09:48:18.787SEDICI (UNLP) - Universidad Nacional de La Platafalse |
dc.title.none.fl_str_mv |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables |
title |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables |
spellingShingle |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables Encinas, Diego Ciencias Informáticas Logic programming Multiple Data Stream Architectures (Multiprocessors) Simulation |
title_short |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables |
title_full |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables |
title_fullStr |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables |
title_full_unstemmed |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables |
title_sort |
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables |
dc.creator.none.fl_str_mv |
Encinas, Diego Kunysz, Eduardo Jara, Jimena Morales, Daniel Martín |
author |
Encinas, Diego |
author_facet |
Encinas, Diego Kunysz, Eduardo Jara, Jimena Morales, Daniel Martín |
author_role |
author |
author2 |
Kunysz, Eduardo Jara, Jimena Morales, Daniel Martín |
author2_role |
author author author |
dc.subject.none.fl_str_mv |
Ciencias Informáticas Logic programming Multiple Data Stream Architectures (Multiprocessors) Simulation |
topic |
Ciencias Informáticas Logic programming Multiple Data Stream Architectures (Multiprocessors) Simulation |
dc.description.none.fl_txt_mv |
El objetivo de esta línea de investigación es el estudio de la performance de las arquitecturas multiprocesador a través de modelos de simulación y plataformas reconfigurables. Enfocando a la obtención de herramientas que permitan predecir la eficiencia del sistema ante posibles escenarios y reconfigurar el sistema en tiempo real. Analizando los diferentes componentes del sistema que pueden influir en las prestaciones significativamente y pueden llegar a modelarse y/o reconfigurarse. Eje: Procesamiento Distribuido y Paralelo Red de Universidades con Carreras en Informática (RedUNCI) |
description |
El objetivo de esta línea de investigación es el estudio de la performance de las arquitecturas multiprocesador a través de modelos de simulación y plataformas reconfigurables. Enfocando a la obtención de herramientas que permitan predecir la eficiencia del sistema ante posibles escenarios y reconfigurar el sistema en tiempo real. Analizando los diferentes componentes del sistema que pueden influir en las prestaciones significativamente y pueden llegar a modelarse y/o reconfigurarse. |
publishDate |
2016 |
dc.date.none.fl_str_mv |
2016-04 |
dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Objeto de conferencia http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
format |
conferenceObject |
status_str |
publishedVersion |
dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/53140 |
url |
http://sedici.unlp.edu.ar/handle/10915/53140 |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.relation.none.fl_str_mv |
info:eu-repo/semantics/altIdentifier/isbn/978-950-698-377-2 info:eu-repo/semantics/reference/hdl/10915/52766 |
dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
dc.format.none.fl_str_mv |
application/pdf 743-747 |
dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
reponame_str |
SEDICI (UNLP) |
collection |
SEDICI (UNLP) |
instname_str |
Universidad Nacional de La Plata |
instacron_str |
UNLP |
institution |
UNLP |
repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
_version_ |
1843532246844178432 |
score |
13.001348 |