Procesador de Petri modular para sistemas embebidos

Autores
Micolini, Orlando; Daniele, Emiliano; Ventre, Luis O.; Cebollada, Marcelo; Eschoyez, Maximiliano
Año de publicación
2017
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
Los Sistemas embebidos, concurrentes y reactivos ejecutan algoritmos con restricciones según los requerimientos de la implementación. Para implementar estos sistemas mediante el uso de hardware y software es posible usar un Procesador de Petri. Desacoplando la lógica y la política de las acciones del sistema se mejora la mantenibilidad y se facilita la validación. Para lograr esto se integra el procesador de Petri con otros procesadores tradicionales, conformando un sistema heterogéneo, lo que agrega la capacidad de verificar el sistema con los formalismos matemáticos del modelo empleado en las redes de Petri. En este artículo se expone una arquitectura modular del Procesador de Petri y la incorporación de colas programables para mejorar la mantenibilidad, el reúso de los módulos y extender su semántica.
XII Workshop de Arquitecturas, Redes y Sistemas Opearativos (WARSO).
Red de Universidades con Carreras en Informática (RedUNCI)
Materia
Ciencias Informáticas
procesadores heterogéneos
Petri nets
FPGA
IP Core
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/4.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/63949

id SEDICI_d71e0328f2bd63a6239964f7c0e93746
oai_identifier_str oai:sedici.unlp.edu.ar:10915/63949
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Procesador de Petri modular para sistemas embebidosMicolini, OrlandoDaniele, EmilianoVentre, Luis O.Cebollada, MarceloEschoyez, MaximilianoCiencias Informáticasprocesadores heterogéneosPetri netsFPGAIP CoreLos Sistemas embebidos, concurrentes y reactivos ejecutan algoritmos con restricciones según los requerimientos de la implementación. Para implementar estos sistemas mediante el uso de hardware y software es posible usar un Procesador de Petri. Desacoplando la lógica y la política de las acciones del sistema se mejora la mantenibilidad y se facilita la validación. Para lograr esto se integra el procesador de Petri con otros procesadores tradicionales, conformando un sistema heterogéneo, lo que agrega la capacidad de verificar el sistema con los formalismos matemáticos del modelo empleado en las redes de Petri. En este artículo se expone una arquitectura modular del Procesador de Petri y la incorporación de colas programables para mejorar la mantenibilidad, el reúso de los módulos y extender su semántica.XII Workshop de Arquitecturas, Redes y Sistemas Opearativos (WARSO).Red de Universidades con Carreras en Informática (RedUNCI)2017-10info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf904-913http://sedici.unlp.edu.ar/handle/10915/63949spainfo:eu-repo/semantics/altIdentifier/isbn/978-950-34-1539-9info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-10T12:11:49Zoai:sedici.unlp.edu.ar:10915/63949Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-10 12:11:50.167SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Procesador de Petri modular para sistemas embebidos
title Procesador de Petri modular para sistemas embebidos
spellingShingle Procesador de Petri modular para sistemas embebidos
Micolini, Orlando
Ciencias Informáticas
procesadores heterogéneos
Petri nets
FPGA
IP Core
title_short Procesador de Petri modular para sistemas embebidos
title_full Procesador de Petri modular para sistemas embebidos
title_fullStr Procesador de Petri modular para sistemas embebidos
title_full_unstemmed Procesador de Petri modular para sistemas embebidos
title_sort Procesador de Petri modular para sistemas embebidos
dc.creator.none.fl_str_mv Micolini, Orlando
Daniele, Emiliano
Ventre, Luis O.
Cebollada, Marcelo
Eschoyez, Maximiliano
author Micolini, Orlando
author_facet Micolini, Orlando
Daniele, Emiliano
Ventre, Luis O.
Cebollada, Marcelo
Eschoyez, Maximiliano
author_role author
author2 Daniele, Emiliano
Ventre, Luis O.
Cebollada, Marcelo
Eschoyez, Maximiliano
author2_role author
author
author
author
dc.subject.none.fl_str_mv Ciencias Informáticas
procesadores heterogéneos
Petri nets
FPGA
IP Core
topic Ciencias Informáticas
procesadores heterogéneos
Petri nets
FPGA
IP Core
dc.description.none.fl_txt_mv Los Sistemas embebidos, concurrentes y reactivos ejecutan algoritmos con restricciones según los requerimientos de la implementación. Para implementar estos sistemas mediante el uso de hardware y software es posible usar un Procesador de Petri. Desacoplando la lógica y la política de las acciones del sistema se mejora la mantenibilidad y se facilita la validación. Para lograr esto se integra el procesador de Petri con otros procesadores tradicionales, conformando un sistema heterogéneo, lo que agrega la capacidad de verificar el sistema con los formalismos matemáticos del modelo empleado en las redes de Petri. En este artículo se expone una arquitectura modular del Procesador de Petri y la incorporación de colas programables para mejorar la mantenibilidad, el reúso de los módulos y extender su semántica.
XII Workshop de Arquitecturas, Redes y Sistemas Opearativos (WARSO).
Red de Universidades con Carreras en Informática (RedUNCI)
description Los Sistemas embebidos, concurrentes y reactivos ejecutan algoritmos con restricciones según los requerimientos de la implementación. Para implementar estos sistemas mediante el uso de hardware y software es posible usar un Procesador de Petri. Desacoplando la lógica y la política de las acciones del sistema se mejora la mantenibilidad y se facilita la validación. Para lograr esto se integra el procesador de Petri con otros procesadores tradicionales, conformando un sistema heterogéneo, lo que agrega la capacidad de verificar el sistema con los formalismos matemáticos del modelo empleado en las redes de Petri. En este artículo se expone una arquitectura modular del Procesador de Petri y la incorporación de colas programables para mejorar la mantenibilidad, el reúso de los módulos y extender su semántica.
publishDate 2017
dc.date.none.fl_str_mv 2017-10
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/63949
url http://sedici.unlp.edu.ar/handle/10915/63949
dc.language.none.fl_str_mv spa
language spa
dc.relation.none.fl_str_mv info:eu-repo/semantics/altIdentifier/isbn/978-950-34-1539-9
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
dc.format.none.fl_str_mv application/pdf
904-913
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1842904035395371008
score 12.993085