Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II

Autores
Orozco, Javier D.; Urriza, José M.; Cayssials, Ricardo; Fernández, Elsa; Ferrari, Mariano; Echaiz, Javier; Buckle, Carlos; Páez, Francisco E.; Olguín, Gabriela; Diaz, Luis; Schorb, Eduardo; Schorb, Lucas; Lucas, Sebastián
Año de publicación
2014
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
Este proyecto plantea el desarrollo de técnicas de modelado, diseño, análisis, optimización y testeo de sistemas embebidos con restricciones de tiempo y requerimientos heterogéneos, para diferentes plataformas de software y hardware, en la búsqueda de un apropiado balance entre prestaciones, rendimiento y eficiencia.
Eje: Procesamiento de Señales y Sistemas de Tiempo Real
Red de Universidades con Carreras en Informática (RedUNCI)
Materia
Ciencias Informáticas
sistemas de tiempo real
Testing tools (e.g., data generators, coverage testing)
sistemas operativos de tiempo real
Performance evaluation (efficiency and effectiveness)
sistemas embebidos
planificación de CPU
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/43130

id SEDICI_c8abd102e94ff8cf664855c63a1c6dcf
oai_identifier_str oai:sedici.unlp.edu.ar:10915/43130
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software IIOrozco, Javier D.Urriza, José M.Cayssials, RicardoFernández, ElsaFerrari, MarianoEchaiz, JavierBuckle, CarlosPáez, Francisco E.Olguín, GabrielaDiaz, LuisSchorb, EduardoSchorb, LucasLucas, SebastiánCiencias Informáticassistemas de tiempo realTesting tools (e.g., data generators, coverage testing)sistemas operativos de tiempo realPerformance evaluation (efficiency and effectiveness)sistemas embebidosplanificación de CPUEste proyecto plantea el desarrollo de técnicas de modelado, diseño, análisis, optimización y testeo de sistemas embebidos con restricciones de tiempo y requerimientos heterogéneos, para diferentes plataformas de software y hardware, en la búsqueda de un apropiado balance entre prestaciones, rendimiento y eficiencia.Eje: Procesamiento de Señales y Sistemas de Tiempo RealRed de Universidades con Carreras en Informática (RedUNCI)2014-05info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf760-763http://sedici.unlp.edu.ar/handle/10915/43130spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-11-05T12:41:34Zoai:sedici.unlp.edu.ar:10915/43130Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-11-05 12:41:35.095SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II
title Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II
spellingShingle Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II
Orozco, Javier D.
Ciencias Informáticas
sistemas de tiempo real
Testing tools (e.g., data generators, coverage testing)
sistemas operativos de tiempo real
Performance evaluation (efficiency and effectiveness)
sistemas embebidos
planificación de CPU
title_short Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II
title_full Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II
title_fullStr Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II
title_full_unstemmed Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II
title_sort Sistemas de Tiempo Real con requerimientos heterogéneos: integración hardware-software II
dc.creator.none.fl_str_mv Orozco, Javier D.
Urriza, José M.
Cayssials, Ricardo
Fernández, Elsa
Ferrari, Mariano
Echaiz, Javier
Buckle, Carlos
Páez, Francisco E.
Olguín, Gabriela
Diaz, Luis
Schorb, Eduardo
Schorb, Lucas
Lucas, Sebastián
author Orozco, Javier D.
author_facet Orozco, Javier D.
Urriza, José M.
Cayssials, Ricardo
Fernández, Elsa
Ferrari, Mariano
Echaiz, Javier
Buckle, Carlos
Páez, Francisco E.
Olguín, Gabriela
Diaz, Luis
Schorb, Eduardo
Schorb, Lucas
Lucas, Sebastián
author_role author
author2 Urriza, José M.
Cayssials, Ricardo
Fernández, Elsa
Ferrari, Mariano
Echaiz, Javier
Buckle, Carlos
Páez, Francisco E.
Olguín, Gabriela
Diaz, Luis
Schorb, Eduardo
Schorb, Lucas
Lucas, Sebastián
author2_role author
author
author
author
author
author
author
author
author
author
author
author
dc.subject.none.fl_str_mv Ciencias Informáticas
sistemas de tiempo real
Testing tools (e.g., data generators, coverage testing)
sistemas operativos de tiempo real
Performance evaluation (efficiency and effectiveness)
sistemas embebidos
planificación de CPU
topic Ciencias Informáticas
sistemas de tiempo real
Testing tools (e.g., data generators, coverage testing)
sistemas operativos de tiempo real
Performance evaluation (efficiency and effectiveness)
sistemas embebidos
planificación de CPU
dc.description.none.fl_txt_mv Este proyecto plantea el desarrollo de técnicas de modelado, diseño, análisis, optimización y testeo de sistemas embebidos con restricciones de tiempo y requerimientos heterogéneos, para diferentes plataformas de software y hardware, en la búsqueda de un apropiado balance entre prestaciones, rendimiento y eficiencia.
Eje: Procesamiento de Señales y Sistemas de Tiempo Real
Red de Universidades con Carreras en Informática (RedUNCI)
description Este proyecto plantea el desarrollo de técnicas de modelado, diseño, análisis, optimización y testeo de sistemas embebidos con restricciones de tiempo y requerimientos heterogéneos, para diferentes plataformas de software y hardware, en la búsqueda de un apropiado balance entre prestaciones, rendimiento y eficiencia.
publishDate 2014
dc.date.none.fl_str_mv 2014-05
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/43130
url http://sedici.unlp.edu.ar/handle/10915/43130
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
dc.format.none.fl_str_mv application/pdf
760-763
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1847978439658700800
score 13.084122