Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software
- Autores
- Orozco, Javier D.; Urriza, José M.; Cayssials, Ricardo; Fernández, Elsa; Ferrari, Mariano; Echaiz, Javier; Buckle, Carlos; Barry, Damián; Páez, Francisco E.; Olguín, Gabriela; Diaz, Luis; Schorb, Eduardo; Schorb, Lucas; Lucas, Sebastián; Constabel, Edgardo
- Año de publicación
- 2013
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- Este proyecto plantea el desarrollo de técnicas de modelado, diseño, análisis, optimización y testeo de sistemas embebidos con restricciones de tiempo y requerimientos heterogéneos, para diferentes plataformas de software y hardware, en la búsqueda de un apropiado balance entre prestaciones, rendimiento y eficiencia.
Eje: Procesamiento de Señales y Sistemas en Tiempo Real
Red de Universidades con Carreras en Informática (RedUNCI) - Materia
-
Ciencias Informáticas
sistemas de tiempo real
Signal processing systems
sistemas operativos de tiempo real
Real-time and embedded systems
sistemas embebidos
planificación de CPU - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
- Repositorio
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/27514
Ver los metadatos del registro completo
id |
SEDICI_bf2caf106975ff389567ce4ab1a0784f |
---|---|
oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/27514 |
network_acronym_str |
SEDICI |
repository_id_str |
1329 |
network_name_str |
SEDICI (UNLP) |
spelling |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-SoftwareOrozco, Javier D.Urriza, José M.Cayssials, RicardoFernández, ElsaFerrari, MarianoEchaiz, JavierBuckle, CarlosBarry, DamiánPáez, Francisco E.Olguín, GabrielaDiaz, LuisSchorb, EduardoSchorb, LucasLucas, SebastiánConstabel, EdgardoCiencias Informáticassistemas de tiempo realSignal processing systemssistemas operativos de tiempo realReal-time and embedded systemssistemas embebidosplanificación de CPUEste proyecto plantea el desarrollo de técnicas de modelado, diseño, análisis, optimización y testeo de sistemas embebidos con restricciones de tiempo y requerimientos heterogéneos, para diferentes plataformas de software y hardware, en la búsqueda de un apropiado balance entre prestaciones, rendimiento y eficiencia.Eje: Procesamiento de Señales y Sistemas en Tiempo RealRed de Universidades con Carreras en Informática (RedUNCI)2013-04info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf728-731http://sedici.unlp.edu.ar/handle/10915/27514spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-29T10:56:53Zoai:sedici.unlp.edu.ar:10915/27514Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-29 10:56:54.112SEDICI (UNLP) - Universidad Nacional de La Platafalse |
dc.title.none.fl_str_mv |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software |
title |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software |
spellingShingle |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software Orozco, Javier D. Ciencias Informáticas sistemas de tiempo real Signal processing systems sistemas operativos de tiempo real Real-time and embedded systems sistemas embebidos planificación de CPU |
title_short |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software |
title_full |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software |
title_fullStr |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software |
title_full_unstemmed |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software |
title_sort |
Sistemas de Tiempo Real con Requerimientos Heterogéneos: integración Hardware-Software |
dc.creator.none.fl_str_mv |
Orozco, Javier D. Urriza, José M. Cayssials, Ricardo Fernández, Elsa Ferrari, Mariano Echaiz, Javier Buckle, Carlos Barry, Damián Páez, Francisco E. Olguín, Gabriela Diaz, Luis Schorb, Eduardo Schorb, Lucas Lucas, Sebastián Constabel, Edgardo |
author |
Orozco, Javier D. |
author_facet |
Orozco, Javier D. Urriza, José M. Cayssials, Ricardo Fernández, Elsa Ferrari, Mariano Echaiz, Javier Buckle, Carlos Barry, Damián Páez, Francisco E. Olguín, Gabriela Diaz, Luis Schorb, Eduardo Schorb, Lucas Lucas, Sebastián Constabel, Edgardo |
author_role |
author |
author2 |
Urriza, José M. Cayssials, Ricardo Fernández, Elsa Ferrari, Mariano Echaiz, Javier Buckle, Carlos Barry, Damián Páez, Francisco E. Olguín, Gabriela Diaz, Luis Schorb, Eduardo Schorb, Lucas Lucas, Sebastián Constabel, Edgardo |
author2_role |
author author author author author author author author author author author author author author |
dc.subject.none.fl_str_mv |
Ciencias Informáticas sistemas de tiempo real Signal processing systems sistemas operativos de tiempo real Real-time and embedded systems sistemas embebidos planificación de CPU |
topic |
Ciencias Informáticas sistemas de tiempo real Signal processing systems sistemas operativos de tiempo real Real-time and embedded systems sistemas embebidos planificación de CPU |
dc.description.none.fl_txt_mv |
Este proyecto plantea el desarrollo de técnicas de modelado, diseño, análisis, optimización y testeo de sistemas embebidos con restricciones de tiempo y requerimientos heterogéneos, para diferentes plataformas de software y hardware, en la búsqueda de un apropiado balance entre prestaciones, rendimiento y eficiencia. Eje: Procesamiento de Señales y Sistemas en Tiempo Real Red de Universidades con Carreras en Informática (RedUNCI) |
description |
Este proyecto plantea el desarrollo de técnicas de modelado, diseño, análisis, optimización y testeo de sistemas embebidos con restricciones de tiempo y requerimientos heterogéneos, para diferentes plataformas de software y hardware, en la búsqueda de un apropiado balance entre prestaciones, rendimiento y eficiencia. |
publishDate |
2013 |
dc.date.none.fl_str_mv |
2013-04 |
dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Objeto de conferencia http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
format |
conferenceObject |
status_str |
publishedVersion |
dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/27514 |
url |
http://sedici.unlp.edu.ar/handle/10915/27514 |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
dc.format.none.fl_str_mv |
application/pdf 728-731 |
dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
reponame_str |
SEDICI (UNLP) |
collection |
SEDICI (UNLP) |
instname_str |
Universidad Nacional de La Plata |
instacron_str |
UNLP |
institution |
UNLP |
repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
_version_ |
1844615829925134336 |
score |
13.069144 |