A System On Chip Based Electroencephalogram Acquisition System

Autores
Oliva, Matías Javier; García, Pablo Andrés; Spinelli, Enrique Mario
Año de publicación
2020
Idioma
español castellano
Tipo de recurso
artículo
Estado
versión publicada
Descripción
La mayoría de las implementaciones actuales de interfaces cerebro computadora (BCI) consisten en una etapa de adquisición de biopotenciales y una PC, donde se realiza el procesamiento de las señales. Como estas han demostrado su potencialidad para mejorar la calidad de vida de personas con movilidad reducida y pérdida del habla se plantea la necesidad de migrar a un dispositivo de tamaño reducido, eliminando la PC del esquema. Los estrictos requerimientos de procesamiento en tiempo real de las BCI justifican la elección de un sistema embebido heterogéneo para este propósito. En este trabajo se presenta un adquisidor de señales de electroencefalograma (EEG) basado en un sistema SoC (System on Chip) DE10-nano de bajo costo, provisto por Altera. Se describe el sistema por completo y se muestran registros de EEG de un ritmo alfa, correspondientes a un usuario durante un periodo de relajación. Mediante el procesamiento off line de la señal se obtiene su espectro de frecuencias, el cual tiene un máximo de amplitud en 12,8 Hz, característico de una señal de este tipo. La validación del sistema de adquisición implementado constituye un punto de partida sólido para el desarrollo de una BCI completamente funcional en el futuro, así como otro tipo de aplicaciones con restricciones temporales más demandantes.
Current Brain computer interfaces (BCI) are usually implemented by a biopotential acquisition board and a computer (PC), where the signal processing is performed. Since these have demonstrated their potential to improve the quality of life of people with reduced mobility and speech losses, it is time to migrate to smaller devices, eliminating the PC from the scheme. The strict real time processing requirements of BCI justify the use of a System on Chip (SoC) for this propose. This work presents an electroencephalogram (EEG) acquisition system based on a low-cost DE10-nano SoC provided by Altera. The complete system is described and EEG records of an alpha rhythm, corresponding to a user during a period of relaxation, are shown. Through offline processing of the signal, its frequency spectrum is obtained, which has a maximum amplitude at 12.8 Hz, characteristic for a signal of this type. The validation of the acquisition system constitutes a solid starting point for the development of a fully functional BCI in the future, as well as other applications with more demanding time constraints.an electroencephalogram (EEG) acquisition system based on a low-cost DE10-nano SoC provided by Altera. The complete system is described and EEG records of an alpha rhythm, corresponding to a user during a period of relaxation, are shown. Through offline processing of the signal, its frequency spectrum is obtained, which has a maximum amplitude at 12.8 Hz, characteristic for a signal of this type. The validation of the acquisition system constitutes a solid starting point for the development of a fully functional BCI in the future, as well as other applications with more demanding time constraints.
Instituto de Investigaciones en Electrónica, Control y Procesamiento de Señales
Materia
Ingeniería Electrónica
Electroencefalograma
Sistema embebido heterogeneo
Interfaz cerebreo computadora
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-nd/4.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/160810

id SEDICI_bb2fe888512d7234743f66d29293a06d
oai_identifier_str oai:sedici.unlp.edu.ar:10915/160810
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling A System On Chip Based Electroencephalogram Acquisition SystemOliva, Matías JavierGarcía, Pablo AndrésSpinelli, Enrique MarioIngeniería ElectrónicaElectroencefalogramaSistema embebido heterogeneoInterfaz cerebreo computadoraLa mayoría de las implementaciones actuales de interfaces cerebro computadora (BCI) consisten en una etapa de adquisición de biopotenciales y una PC, donde se realiza el procesamiento de las señales. Como estas han demostrado su potencialidad para mejorar la calidad de vida de personas con movilidad reducida y pérdida del habla se plantea la necesidad de migrar a un dispositivo de tamaño reducido, eliminando la PC del esquema. Los estrictos requerimientos de procesamiento en tiempo real de las BCI justifican la elección de un sistema embebido heterogéneo para este propósito. En este trabajo se presenta un adquisidor de señales de electroencefalograma (EEG) basado en un sistema SoC (System on Chip) DE10-nano de bajo costo, provisto por Altera. Se describe el sistema por completo y se muestran registros de EEG de un ritmo alfa, correspondientes a un usuario durante un periodo de relajación. Mediante el procesamiento off line de la señal se obtiene su espectro de frecuencias, el cual tiene un máximo de amplitud en 12,8 Hz, característico de una señal de este tipo. La validación del sistema de adquisición implementado constituye un punto de partida sólido para el desarrollo de una BCI completamente funcional en el futuro, así como otro tipo de aplicaciones con restricciones temporales más demandantes.Current Brain computer interfaces (BCI) are usually implemented by a biopotential acquisition board and a computer (PC), where the signal processing is performed. Since these have demonstrated their potential to improve the quality of life of people with reduced mobility and speech losses, it is time to migrate to smaller devices, eliminating the PC from the scheme. The strict real time processing requirements of BCI justify the use of a System on Chip (SoC) for this propose. This work presents an electroencephalogram (EEG) acquisition system based on a low-cost DE10-nano SoC provided by Altera. The complete system is described and EEG records of an alpha rhythm, corresponding to a user during a period of relaxation, are shown. Through offline processing of the signal, its frequency spectrum is obtained, which has a maximum amplitude at 12.8 Hz, characteristic for a signal of this type. The validation of the acquisition system constitutes a solid starting point for the development of a fully functional BCI in the future, as well as other applications with more demanding time constraints.an electroencephalogram (EEG) acquisition system based on a low-cost DE10-nano SoC provided by Altera. The complete system is described and EEG records of an alpha rhythm, corresponding to a user during a period of relaxation, are shown. Through offline processing of the signal, its frequency spectrum is obtained, which has a maximum amplitude at 12.8 Hz, characteristic for a signal of this type. The validation of the acquisition system constitutes a solid starting point for the development of a fully functional BCI in the future, as well as other applications with more demanding time constraints.Instituto de Investigaciones en Electrónica, Control y Procesamiento de Señales2020-05-20info:eu-repo/semantics/articleinfo:eu-repo/semantics/publishedVersionArticulohttp://purl.org/coar/resource_type/c_6501info:ar-repo/semantics/articuloapplication/pdf8-12http://sedici.unlp.edu.ar/handle/10915/160810spainfo:eu-repo/semantics/altIdentifier/issn/0329-5257info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-nd/4.0/Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 International (CC BY-NC-ND 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-29T11:42:06Zoai:sedici.unlp.edu.ar:10915/160810Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-29 11:42:07.231SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv A System On Chip Based Electroencephalogram Acquisition System
title A System On Chip Based Electroencephalogram Acquisition System
spellingShingle A System On Chip Based Electroencephalogram Acquisition System
Oliva, Matías Javier
Ingeniería Electrónica
Electroencefalograma
Sistema embebido heterogeneo
Interfaz cerebreo computadora
title_short A System On Chip Based Electroencephalogram Acquisition System
title_full A System On Chip Based Electroencephalogram Acquisition System
title_fullStr A System On Chip Based Electroencephalogram Acquisition System
title_full_unstemmed A System On Chip Based Electroencephalogram Acquisition System
title_sort A System On Chip Based Electroencephalogram Acquisition System
dc.creator.none.fl_str_mv Oliva, Matías Javier
García, Pablo Andrés
Spinelli, Enrique Mario
author Oliva, Matías Javier
author_facet Oliva, Matías Javier
García, Pablo Andrés
Spinelli, Enrique Mario
author_role author
author2 García, Pablo Andrés
Spinelli, Enrique Mario
author2_role author
author
dc.subject.none.fl_str_mv Ingeniería Electrónica
Electroencefalograma
Sistema embebido heterogeneo
Interfaz cerebreo computadora
topic Ingeniería Electrónica
Electroencefalograma
Sistema embebido heterogeneo
Interfaz cerebreo computadora
dc.description.none.fl_txt_mv La mayoría de las implementaciones actuales de interfaces cerebro computadora (BCI) consisten en una etapa de adquisición de biopotenciales y una PC, donde se realiza el procesamiento de las señales. Como estas han demostrado su potencialidad para mejorar la calidad de vida de personas con movilidad reducida y pérdida del habla se plantea la necesidad de migrar a un dispositivo de tamaño reducido, eliminando la PC del esquema. Los estrictos requerimientos de procesamiento en tiempo real de las BCI justifican la elección de un sistema embebido heterogéneo para este propósito. En este trabajo se presenta un adquisidor de señales de electroencefalograma (EEG) basado en un sistema SoC (System on Chip) DE10-nano de bajo costo, provisto por Altera. Se describe el sistema por completo y se muestran registros de EEG de un ritmo alfa, correspondientes a un usuario durante un periodo de relajación. Mediante el procesamiento off line de la señal se obtiene su espectro de frecuencias, el cual tiene un máximo de amplitud en 12,8 Hz, característico de una señal de este tipo. La validación del sistema de adquisición implementado constituye un punto de partida sólido para el desarrollo de una BCI completamente funcional en el futuro, así como otro tipo de aplicaciones con restricciones temporales más demandantes.
Current Brain computer interfaces (BCI) are usually implemented by a biopotential acquisition board and a computer (PC), where the signal processing is performed. Since these have demonstrated their potential to improve the quality of life of people with reduced mobility and speech losses, it is time to migrate to smaller devices, eliminating the PC from the scheme. The strict real time processing requirements of BCI justify the use of a System on Chip (SoC) for this propose. This work presents an electroencephalogram (EEG) acquisition system based on a low-cost DE10-nano SoC provided by Altera. The complete system is described and EEG records of an alpha rhythm, corresponding to a user during a period of relaxation, are shown. Through offline processing of the signal, its frequency spectrum is obtained, which has a maximum amplitude at 12.8 Hz, characteristic for a signal of this type. The validation of the acquisition system constitutes a solid starting point for the development of a fully functional BCI in the future, as well as other applications with more demanding time constraints.an electroencephalogram (EEG) acquisition system based on a low-cost DE10-nano SoC provided by Altera. The complete system is described and EEG records of an alpha rhythm, corresponding to a user during a period of relaxation, are shown. Through offline processing of the signal, its frequency spectrum is obtained, which has a maximum amplitude at 12.8 Hz, characteristic for a signal of this type. The validation of the acquisition system constitutes a solid starting point for the development of a fully functional BCI in the future, as well as other applications with more demanding time constraints.
Instituto de Investigaciones en Electrónica, Control y Procesamiento de Señales
description La mayoría de las implementaciones actuales de interfaces cerebro computadora (BCI) consisten en una etapa de adquisición de biopotenciales y una PC, donde se realiza el procesamiento de las señales. Como estas han demostrado su potencialidad para mejorar la calidad de vida de personas con movilidad reducida y pérdida del habla se plantea la necesidad de migrar a un dispositivo de tamaño reducido, eliminando la PC del esquema. Los estrictos requerimientos de procesamiento en tiempo real de las BCI justifican la elección de un sistema embebido heterogéneo para este propósito. En este trabajo se presenta un adquisidor de señales de electroencefalograma (EEG) basado en un sistema SoC (System on Chip) DE10-nano de bajo costo, provisto por Altera. Se describe el sistema por completo y se muestran registros de EEG de un ritmo alfa, correspondientes a un usuario durante un periodo de relajación. Mediante el procesamiento off line de la señal se obtiene su espectro de frecuencias, el cual tiene un máximo de amplitud en 12,8 Hz, característico de una señal de este tipo. La validación del sistema de adquisición implementado constituye un punto de partida sólido para el desarrollo de una BCI completamente funcional en el futuro, así como otro tipo de aplicaciones con restricciones temporales más demandantes.
publishDate 2020
dc.date.none.fl_str_mv 2020-05-20
dc.type.none.fl_str_mv info:eu-repo/semantics/article
info:eu-repo/semantics/publishedVersion
Articulo
http://purl.org/coar/resource_type/c_6501
info:ar-repo/semantics/articulo
format article
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/160810
url http://sedici.unlp.edu.ar/handle/10915/160810
dc.language.none.fl_str_mv spa
language spa
dc.relation.none.fl_str_mv info:eu-repo/semantics/altIdentifier/issn/0329-5257
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-nd/4.0/
Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 International (CC BY-NC-ND 4.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-nd/4.0/
Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 International (CC BY-NC-ND 4.0)
dc.format.none.fl_str_mv application/pdf
8-12
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1844616291774627840
score 13.070432