Diseño de herramientas para la generación automática de cámaras inteligentes

Autores
Leiva, Lucas; Acosta, Nelson
Año de publicación
2008
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
Las cámaras inteligentes son dispositivos aptos para ser implementados en un gran número de aéreas de aplicación, que abarcan desde aplicaciones de seguridad / defensa, hasta aplicaciones de control industrial, Etas cámaras cuentan con la característica de ser independientes, permitiendo de esta manera ser implementadas en lugares con restricciones de espacio, velocidad y consumo. Basan su funcionamiento en algoritmos de procesamiento de imágenes, segmentación y toma de decisión. Se propone el desarrollo de una herramienta que permita definir y generar arquitecturas de cámaras inteligentes a partir de un conjunto de especificaciones, arquitecturas a ser implementas en FPGAs mediante la descripción en VHDL.
Eje: Arquitectura, Redes y Sistemas Operativos
Red de Universidades con Carreras en Informática (RedUNCI)
Materia
Ciencias Informáticas
base de datos
Architectures
smart cams
herramientas
FPGA
computer vision
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/20549

id SEDICI_6b40e0f47c47eead63da780bb683a9a9
oai_identifier_str oai:sedici.unlp.edu.ar:10915/20549
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Diseño de herramientas para la generación automática de cámaras inteligentesLeiva, LucasAcosta, NelsonCiencias Informáticasbase de datosArchitecturessmart camsherramientasFPGAcomputer visionLas cámaras inteligentes son dispositivos aptos para ser implementados en un gran número de aéreas de aplicación, que abarcan desde aplicaciones de seguridad / defensa, hasta aplicaciones de control industrial, Etas cámaras cuentan con la característica de ser independientes, permitiendo de esta manera ser implementadas en lugares con restricciones de espacio, velocidad y consumo. Basan su funcionamiento en algoritmos de procesamiento de imágenes, segmentación y toma de decisión. Se propone el desarrollo de una herramienta que permita definir y generar arquitecturas de cámaras inteligentes a partir de un conjunto de especificaciones, arquitecturas a ser implementas en FPGAs mediante la descripción en VHDL.Eje: Arquitectura, Redes y Sistemas OperativosRed de Universidades con Carreras en Informática (RedUNCI)2008-05info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf190-193http://sedici.unlp.edu.ar/handle/10915/20549spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-17T09:37:41Zoai:sedici.unlp.edu.ar:10915/20549Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-17 09:37:41.539SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Diseño de herramientas para la generación automática de cámaras inteligentes
title Diseño de herramientas para la generación automática de cámaras inteligentes
spellingShingle Diseño de herramientas para la generación automática de cámaras inteligentes
Leiva, Lucas
Ciencias Informáticas
base de datos
Architectures
smart cams
herramientas
FPGA
computer vision
title_short Diseño de herramientas para la generación automática de cámaras inteligentes
title_full Diseño de herramientas para la generación automática de cámaras inteligentes
title_fullStr Diseño de herramientas para la generación automática de cámaras inteligentes
title_full_unstemmed Diseño de herramientas para la generación automática de cámaras inteligentes
title_sort Diseño de herramientas para la generación automática de cámaras inteligentes
dc.creator.none.fl_str_mv Leiva, Lucas
Acosta, Nelson
author Leiva, Lucas
author_facet Leiva, Lucas
Acosta, Nelson
author_role author
author2 Acosta, Nelson
author2_role author
dc.subject.none.fl_str_mv Ciencias Informáticas
base de datos
Architectures
smart cams
herramientas
FPGA
computer vision
topic Ciencias Informáticas
base de datos
Architectures
smart cams
herramientas
FPGA
computer vision
dc.description.none.fl_txt_mv Las cámaras inteligentes son dispositivos aptos para ser implementados en un gran número de aéreas de aplicación, que abarcan desde aplicaciones de seguridad / defensa, hasta aplicaciones de control industrial, Etas cámaras cuentan con la característica de ser independientes, permitiendo de esta manera ser implementadas en lugares con restricciones de espacio, velocidad y consumo. Basan su funcionamiento en algoritmos de procesamiento de imágenes, segmentación y toma de decisión. Se propone el desarrollo de una herramienta que permita definir y generar arquitecturas de cámaras inteligentes a partir de un conjunto de especificaciones, arquitecturas a ser implementas en FPGAs mediante la descripción en VHDL.
Eje: Arquitectura, Redes y Sistemas Operativos
Red de Universidades con Carreras en Informática (RedUNCI)
description Las cámaras inteligentes son dispositivos aptos para ser implementados en un gran número de aéreas de aplicación, que abarcan desde aplicaciones de seguridad / defensa, hasta aplicaciones de control industrial, Etas cámaras cuentan con la característica de ser independientes, permitiendo de esta manera ser implementadas en lugares con restricciones de espacio, velocidad y consumo. Basan su funcionamiento en algoritmos de procesamiento de imágenes, segmentación y toma de decisión. Se propone el desarrollo de una herramienta que permita definir y generar arquitecturas de cámaras inteligentes a partir de un conjunto de especificaciones, arquitecturas a ser implementas en FPGAs mediante la descripción en VHDL.
publishDate 2008
dc.date.none.fl_str_mv 2008-05
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/20549
url http://sedici.unlp.edu.ar/handle/10915/20549
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
dc.format.none.fl_str_mv application/pdf
190-193
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1843532033770389504
score 13.001348