Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación

Autores
Acosta, Nelson; Collado, Cecilia
Año de publicación
2001
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
En éste artículo se presenta una herramienta para la generación automática de multiplicadores paralelos en VHDL para síntesis. Se intenta asistir al diseñador de DSP a medida sobre plataformas FIPSOC (de Sidsa) o Virtex (de Xilinx). Se generan los siete multiplicadores: McCanny - McWhirter, De Mori, Hatamian y Cash, Ripple Carry, Carry Save, Guild y De Mori – Guild; con y sin pipelining.
Eje: Procesamiento de Señales – Visión
Red de Universidades con Carreras en Informática (RedUNCI)
Materia
Ciencias Informáticas
generación automática de circuitos
Parallel circuits
Visual
síntesis de circuitos
CAE
Signal processing
multiplicación
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/21741

id SEDICI_645f969d70d9eaf8bedd0671074e1786
oai_identifier_str oai:sedici.unlp.edu.ar:10915/21741
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicaciónAcosta, NelsonCollado, CeciliaCiencias Informáticasgeneración automática de circuitosParallel circuitsVisualsíntesis de circuitosCAESignal processingmultiplicaciónEn éste artículo se presenta una herramienta para la generación automática de multiplicadores paralelos en VHDL para síntesis. Se intenta asistir al diseñador de DSP a medida sobre plataformas FIPSOC (de Sidsa) o Virtex (de Xilinx). Se generan los siete multiplicadores: McCanny - McWhirter, De Mori, Hatamian y Cash, Ripple Carry, Carry Save, Guild y De Mori – Guild; con y sin pipelining.Eje: Procesamiento de Señales – VisiónRed de Universidades con Carreras en Informática (RedUNCI)2001-05info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdfhttp://sedici.unlp.edu.ar/handle/10915/21741spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-10-22T16:36:18Zoai:sedici.unlp.edu.ar:10915/21741Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-10-22 16:36:19.101SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación
title Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación
spellingShingle Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación
Acosta, Nelson
Ciencias Informáticas
generación automática de circuitos
Parallel circuits
Visual
síntesis de circuitos
CAE
Signal processing
multiplicación
title_short Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación
title_full Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación
title_fullStr Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación
title_full_unstemmed Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación
title_sort Generación automática de circuitos paralelos de multiplicación para DSP a medida de la aplicación
dc.creator.none.fl_str_mv Acosta, Nelson
Collado, Cecilia
author Acosta, Nelson
author_facet Acosta, Nelson
Collado, Cecilia
author_role author
author2 Collado, Cecilia
author2_role author
dc.subject.none.fl_str_mv Ciencias Informáticas
generación automática de circuitos
Parallel circuits
Visual
síntesis de circuitos
CAE
Signal processing
multiplicación
topic Ciencias Informáticas
generación automática de circuitos
Parallel circuits
Visual
síntesis de circuitos
CAE
Signal processing
multiplicación
dc.description.none.fl_txt_mv En éste artículo se presenta una herramienta para la generación automática de multiplicadores paralelos en VHDL para síntesis. Se intenta asistir al diseñador de DSP a medida sobre plataformas FIPSOC (de Sidsa) o Virtex (de Xilinx). Se generan los siete multiplicadores: McCanny - McWhirter, De Mori, Hatamian y Cash, Ripple Carry, Carry Save, Guild y De Mori – Guild; con y sin pipelining.
Eje: Procesamiento de Señales – Visión
Red de Universidades con Carreras en Informática (RedUNCI)
description En éste artículo se presenta una herramienta para la generación automática de multiplicadores paralelos en VHDL para síntesis. Se intenta asistir al diseñador de DSP a medida sobre plataformas FIPSOC (de Sidsa) o Virtex (de Xilinx). Se generan los siete multiplicadores: McCanny - McWhirter, De Mori, Hatamian y Cash, Ripple Carry, Carry Save, Guild y De Mori – Guild; con y sin pipelining.
publishDate 2001
dc.date.none.fl_str_mv 2001-05
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/21741
url http://sedici.unlp.edu.ar/handle/10915/21741
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1846782817278623744
score 12.982451