Diseño de bloques IP: Programabilidad y Re-utilización

Autores
Villagarcía Wanza, Horacio A.; Bria, Oscar N.
Año de publicación
2001
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
Una metodología de diseño de sistemas SoC basada en bloques IP (Hard o Soft), requiere el estudio, análisis y proposición de soluciones a cuestiones tales como: comunicación inter-bloques IP, Software IP, validación de IP y del sistema, cambios tecnológicos y costo. Nos proponemos abordar estos temas en un primer paso como proveedores de bloques IP; para ello nos basaremos en descripciones de hardware por lenguaje (en particular VHDL).y evaluaremos reutilización y programabilidad de estos bloques.
Eje: Redes, Arquitectura, Sistemas Distribuidos y Tiempo Real
Red de Universidades con Carreras en Informática (RedUNCI)
Materia
Ciencias Informáticas
Arquitectura de Computadoras
arquitectura
Distributed Systems
SoC -System on a Chip-
Real time
bloques IP -Intellectual Property-
VHDL
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/21604

id SEDICI_327916a06513baee58c189050c4a90f1
oai_identifier_str oai:sedici.unlp.edu.ar:10915/21604
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Diseño de bloques IP: Programabilidad y Re-utilizaciónVillagarcía Wanza, Horacio A.Bria, Oscar N.Ciencias InformáticasArquitectura de ComputadorasarquitecturaDistributed SystemsSoC -System on a Chip-Real timebloques IP -Intellectual Property-VHDLUna metodología de diseño de sistemas SoC basada en bloques IP (Hard o Soft), requiere el estudio, análisis y proposición de soluciones a cuestiones tales como: comunicación inter-bloques IP, Software IP, validación de IP y del sistema, cambios tecnológicos y costo. Nos proponemos abordar estos temas en un primer paso como proveedores de bloques IP; para ello nos basaremos en descripciones de hardware por lenguaje (en particular VHDL).y evaluaremos reutilización y programabilidad de estos bloques.Eje: Redes, Arquitectura, Sistemas Distribuidos y Tiempo RealRed de Universidades con Carreras en Informática (RedUNCI)2001-05info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdfhttp://sedici.unlp.edu.ar/handle/10915/21604spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-03T10:27:32Zoai:sedici.unlp.edu.ar:10915/21604Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-03 10:27:32.372SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Diseño de bloques IP: Programabilidad y Re-utilización
title Diseño de bloques IP: Programabilidad y Re-utilización
spellingShingle Diseño de bloques IP: Programabilidad y Re-utilización
Villagarcía Wanza, Horacio A.
Ciencias Informáticas
Arquitectura de Computadoras
arquitectura
Distributed Systems
SoC -System on a Chip-
Real time
bloques IP -Intellectual Property-
VHDL
title_short Diseño de bloques IP: Programabilidad y Re-utilización
title_full Diseño de bloques IP: Programabilidad y Re-utilización
title_fullStr Diseño de bloques IP: Programabilidad y Re-utilización
title_full_unstemmed Diseño de bloques IP: Programabilidad y Re-utilización
title_sort Diseño de bloques IP: Programabilidad y Re-utilización
dc.creator.none.fl_str_mv Villagarcía Wanza, Horacio A.
Bria, Oscar N.
author Villagarcía Wanza, Horacio A.
author_facet Villagarcía Wanza, Horacio A.
Bria, Oscar N.
author_role author
author2 Bria, Oscar N.
author2_role author
dc.subject.none.fl_str_mv Ciencias Informáticas
Arquitectura de Computadoras
arquitectura
Distributed Systems
SoC -System on a Chip-
Real time
bloques IP -Intellectual Property-
VHDL
topic Ciencias Informáticas
Arquitectura de Computadoras
arquitectura
Distributed Systems
SoC -System on a Chip-
Real time
bloques IP -Intellectual Property-
VHDL
dc.description.none.fl_txt_mv Una metodología de diseño de sistemas SoC basada en bloques IP (Hard o Soft), requiere el estudio, análisis y proposición de soluciones a cuestiones tales como: comunicación inter-bloques IP, Software IP, validación de IP y del sistema, cambios tecnológicos y costo. Nos proponemos abordar estos temas en un primer paso como proveedores de bloques IP; para ello nos basaremos en descripciones de hardware por lenguaje (en particular VHDL).y evaluaremos reutilización y programabilidad de estos bloques.
Eje: Redes, Arquitectura, Sistemas Distribuidos y Tiempo Real
Red de Universidades con Carreras en Informática (RedUNCI)
description Una metodología de diseño de sistemas SoC basada en bloques IP (Hard o Soft), requiere el estudio, análisis y proposición de soluciones a cuestiones tales como: comunicación inter-bloques IP, Software IP, validación de IP y del sistema, cambios tecnológicos y costo. Nos proponemos abordar estos temas en un primer paso como proveedores de bloques IP; para ello nos basaremos en descripciones de hardware por lenguaje (en particular VHDL).y evaluaremos reutilización y programabilidad de estos bloques.
publishDate 2001
dc.date.none.fl_str_mv 2001-05
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/21604
url http://sedici.unlp.edu.ar/handle/10915/21604
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1842260113206804480
score 13.13397