Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras
- Autores
- Caballero, Gabriel R.; Gennaro, Mariano A.; Ayub, Augusto N.; Gastaldi, Raúl A.; Fernández, Javier F.; Galleguillo, Juan; Busnardo, Marcela B.; Medina, Sergio A.
- Año de publicación
- 2011
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- El presente artículo, describe el diseño e implementación de un circuito divisor de potencia para una frecuencia de 2GHz de gran ancho de banda. El objetivo principal del circuito, es lograr dividir la potencia de una fuente o generador de radiofrecuencia con las mínimas pérdidas de inserción y retorno y la máxima aislación entre puertos.
Sección: Microelectrónica
Centro de Técnicas Analógico-Digitales - Materia
-
Ingeniería
Divisor de potencia
Ancho de banda
Aislación
Retorno
Inserción - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/4.0/
- Repositorio
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/121405
Ver los metadatos del registro completo
id |
SEDICI_20c5906780df3a42a49cde5b6269582d |
---|---|
oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/121405 |
network_acronym_str |
SEDICI |
repository_id_str |
1329 |
network_name_str |
SEDICI (UNLP) |
spelling |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtirasCaballero, Gabriel R.Gennaro, Mariano A.Ayub, Augusto N.Gastaldi, Raúl A.Fernández, Javier F.Galleguillo, JuanBusnardo, Marcela B.Medina, Sergio A.IngenieríaDivisor de potenciaAncho de bandaAislaciónRetornoInserciónEl presente artículo, describe el diseño e implementación de un circuito divisor de potencia para una frecuencia de 2GHz de gran ancho de banda. El objetivo principal del circuito, es lograr dividir la potencia de una fuente o generador de radiofrecuencia con las mínimas pérdidas de inserción y retorno y la máxima aislación entre puertos.Sección: MicroelectrónicaCentro de Técnicas Analógico-Digitales2011-09info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf24-29http://sedici.unlp.edu.ar/handle/10915/121405spainfo:eu-repo/semantics/altIdentifier/isbn/978-950-34-0749-3info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-17T10:11:34Zoai:sedici.unlp.edu.ar:10915/121405Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-17 10:11:34.437SEDICI (UNLP) - Universidad Nacional de La Platafalse |
dc.title.none.fl_str_mv |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras |
title |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras |
spellingShingle |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras Caballero, Gabriel R. Ingeniería Divisor de potencia Ancho de banda Aislación Retorno Inserción |
title_short |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras |
title_full |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras |
title_fullStr |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras |
title_full_unstemmed |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras |
title_sort |
Diseño, simulación e implementación de un circuito divisor de potencia con tecnología de microtiras |
dc.creator.none.fl_str_mv |
Caballero, Gabriel R. Gennaro, Mariano A. Ayub, Augusto N. Gastaldi, Raúl A. Fernández, Javier F. Galleguillo, Juan Busnardo, Marcela B. Medina, Sergio A. |
author |
Caballero, Gabriel R. |
author_facet |
Caballero, Gabriel R. Gennaro, Mariano A. Ayub, Augusto N. Gastaldi, Raúl A. Fernández, Javier F. Galleguillo, Juan Busnardo, Marcela B. Medina, Sergio A. |
author_role |
author |
author2 |
Gennaro, Mariano A. Ayub, Augusto N. Gastaldi, Raúl A. Fernández, Javier F. Galleguillo, Juan Busnardo, Marcela B. Medina, Sergio A. |
author2_role |
author author author author author author author |
dc.subject.none.fl_str_mv |
Ingeniería Divisor de potencia Ancho de banda Aislación Retorno Inserción |
topic |
Ingeniería Divisor de potencia Ancho de banda Aislación Retorno Inserción |
dc.description.none.fl_txt_mv |
El presente artículo, describe el diseño e implementación de un circuito divisor de potencia para una frecuencia de 2GHz de gran ancho de banda. El objetivo principal del circuito, es lograr dividir la potencia de una fuente o generador de radiofrecuencia con las mínimas pérdidas de inserción y retorno y la máxima aislación entre puertos. Sección: Microelectrónica Centro de Técnicas Analógico-Digitales |
description |
El presente artículo, describe el diseño e implementación de un circuito divisor de potencia para una frecuencia de 2GHz de gran ancho de banda. El objetivo principal del circuito, es lograr dividir la potencia de una fuente o generador de radiofrecuencia con las mínimas pérdidas de inserción y retorno y la máxima aislación entre puertos. |
publishDate |
2011 |
dc.date.none.fl_str_mv |
2011-09 |
dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Objeto de conferencia http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
format |
conferenceObject |
status_str |
publishedVersion |
dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/121405 |
url |
http://sedici.unlp.edu.ar/handle/10915/121405 |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.relation.none.fl_str_mv |
info:eu-repo/semantics/altIdentifier/isbn/978-950-34-0749-3 |
dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) |
dc.format.none.fl_str_mv |
application/pdf 24-29 |
dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
reponame_str |
SEDICI (UNLP) |
collection |
SEDICI (UNLP) |
instname_str |
Universidad Nacional de La Plata |
instacron_str |
UNLP |
institution |
UNLP |
repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
_version_ |
1843532721351032832 |
score |
13.001348 |