Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK

Autores
Costanzo Caso, Pablo Alejandro; Lorente, Hugo Enrique
Año de publicación
2004
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
Se realizó un análisis de la implementación digital del receptor digital de modulación de fase. En el mismo se pudo observar que utilizando conversores A/D ideales (básicamente con infinitos bits), la relación señal a ruido a la salida experimenta una mejora, respecto de la relación señal a ruido a la entrada, igual al número de muestras por bit. Esto es cierto mientras la frecuencia de muestreo no supere 2Bn, a partir de este valor, las muestras dejan de ser independientes y la anterior relación deja de cumplirse.
Facultad de Ingeniería
Materia
Ingeniería
Receptor digital BPSK
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by-nc-sa/4.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/127561

id SEDICI_d0af82fd0a79a20cac437449c7447bd5
oai_identifier_str oai:sedici.unlp.edu.ar:10915/127561
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSKCostanzo Caso, Pablo AlejandroLorente, Hugo EnriqueIngenieríaReceptor digital BPSKSe realizó un análisis de la implementación digital del receptor digital de modulación de fase. En el mismo se pudo observar que utilizando conversores A/D ideales (básicamente con infinitos bits), la relación señal a ruido a la salida experimenta una mejora, respecto de la relación señal a ruido a la entrada, igual al número de muestras por bit. Esto es cierto mientras la frecuencia de muestreo no supere 2Bn, a partir de este valor, las muestras dejan de ser independientes y la anterior relación deja de cumplirse.Facultad de Ingeniería2004info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdfhttp://sedici.unlp.edu.ar/handle/10915/127561spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-29T11:30:52Zoai:sedici.unlp.edu.ar:10915/127561Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-29 11:30:52.884SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK
title Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK
spellingShingle Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK
Costanzo Caso, Pablo Alejandro
Ingeniería
Receptor digital BPSK
title_short Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK
title_full Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK
title_fullStr Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK
title_full_unstemmed Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK
title_sort Análisis y diseño de un correlador en FPGA, para la recepción de señales moduladas en BPSK
dc.creator.none.fl_str_mv Costanzo Caso, Pablo Alejandro
Lorente, Hugo Enrique
author Costanzo Caso, Pablo Alejandro
author_facet Costanzo Caso, Pablo Alejandro
Lorente, Hugo Enrique
author_role author
author2 Lorente, Hugo Enrique
author2_role author
dc.subject.none.fl_str_mv Ingeniería
Receptor digital BPSK
topic Ingeniería
Receptor digital BPSK
dc.description.none.fl_txt_mv Se realizó un análisis de la implementación digital del receptor digital de modulación de fase. En el mismo se pudo observar que utilizando conversores A/D ideales (básicamente con infinitos bits), la relación señal a ruido a la salida experimenta una mejora, respecto de la relación señal a ruido a la entrada, igual al número de muestras por bit. Esto es cierto mientras la frecuencia de muestreo no supere 2Bn, a partir de este valor, las muestras dejan de ser independientes y la anterior relación deja de cumplirse.
Facultad de Ingeniería
description Se realizó un análisis de la implementación digital del receptor digital de modulación de fase. En el mismo se pudo observar que utilizando conversores A/D ideales (básicamente con infinitos bits), la relación señal a ruido a la salida experimenta una mejora, respecto de la relación señal a ruido a la entrada, igual al número de muestras por bit. Esto es cierto mientras la frecuencia de muestreo no supere 2Bn, a partir de este valor, las muestras dejan de ser independientes y la anterior relación deja de cumplirse.
publishDate 2004
dc.date.none.fl_str_mv 2004
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Objeto de conferencia
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/127561
url http://sedici.unlp.edu.ar/handle/10915/127561
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-sa/4.0/
Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1844616188425928704
score 13.069144