Planificadores heterogéneos con DVS para sistemas embebidos e IoT
- Autores
- Urriza, José M.; Páez, Francisco Ezequiel; Orozco, Javier D.; Cayssials, Ricardo
- Año de publicación
- 2024
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- La planificación heterogénea es la ejecución conjunta de Tareas de Tiempo Real (TTR) y Tareas de No-Tiempo Real (TNTR). Esto requiere en muchos casos priorizar la ejecución de las TNTR por sobre las TTR, garantizando sus vencimientos. Este tipo de planificación tiene una complejidad NP-Completa. Por otro lado, en microprocesadores con Variación Dinámica de Voltaje Frecuencia (DVS), optimizar el consumo de energía también es un problema NP-Completo. Dado que el número de niveles Voltaje/Frecuencia (nV/F) es discreto, es poco probable que el planificador encuentre un nV/F donde el Factor de Utilización (FU) sea del 100%. En consecuencia, se desperdicia energía como tiempo ocioso. La línea de investigación presentada busca soluciones que brinden algún grado de eficiencia en el consumo de energía y flexibilidad en la ejecución de TNTR. Para esto se aprovecha el tiempo ocioso que deja el Sistema de Tiempo Real (STR), utilizando el nV/F que maximice la capacidad de cómputo del sistema, minimizando el consumo de energía. Se espera aplicar el planificador heterogéneo con DVS propuesto en Sistemas Embebidos (SE), IoT (Internet-of-Things) o más complejos.
Red de Universidades con Carreras en Informática - Materia
-
Ciencias Informáticas
planificación heterogénea
Consumo de energía
eficiencia
Sistema de Tiempo Real - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/4.0/
- Repositorio
.jpg)
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/180217
Ver los metadatos del registro completo
| id |
SEDICI_b71d22c5d496e365819050b04f9cb661 |
|---|---|
| oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/180217 |
| network_acronym_str |
SEDICI |
| repository_id_str |
1329 |
| network_name_str |
SEDICI (UNLP) |
| spelling |
Planificadores heterogéneos con DVS para sistemas embebidos e IoTUrriza, José M.Páez, Francisco EzequielOrozco, Javier D.Cayssials, RicardoCiencias Informáticasplanificación heterogéneaConsumo de energíaeficienciaSistema de Tiempo RealLa planificación heterogénea es la ejecución conjunta de Tareas de Tiempo Real (TTR) y Tareas de No-Tiempo Real (TNTR). Esto requiere en muchos casos priorizar la ejecución de las TNTR por sobre las TTR, garantizando sus vencimientos. Este tipo de planificación tiene una complejidad NP-Completa. Por otro lado, en microprocesadores con Variación Dinámica de Voltaje Frecuencia (DVS), optimizar el consumo de energía también es un problema NP-Completo. Dado que el número de niveles Voltaje/Frecuencia (nV/F) es discreto, es poco probable que el planificador encuentre un nV/F donde el Factor de Utilización (FU) sea del 100%. En consecuencia, se desperdicia energía como tiempo ocioso. La línea de investigación presentada busca soluciones que brinden algún grado de eficiencia en el consumo de energía y flexibilidad en la ejecución de TNTR. Para esto se aprovecha el tiempo ocioso que deja el Sistema de Tiempo Real (STR), utilizando el nV/F que maximice la capacidad de cómputo del sistema, minimizando el consumo de energía. Se espera aplicar el planificador heterogéneo con DVS propuesto en Sistemas Embebidos (SE), IoT (Internet-of-Things) o más complejos.Red de Universidades con Carreras en Informática2024-04info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf625-628http://sedici.unlp.edu.ar/handle/10915/180217spainfo:eu-repo/semantics/altIdentifier/isbn/978-987-8352-57-2info:eu-repo/semantics/reference/url/https://sedici.unlp.edu.ar/handle/10915/173603info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-10-22T17:29:52Zoai:sedici.unlp.edu.ar:10915/180217Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-10-22 17:29:52.758SEDICI (UNLP) - Universidad Nacional de La Platafalse |
| dc.title.none.fl_str_mv |
Planificadores heterogéneos con DVS para sistemas embebidos e IoT |
| title |
Planificadores heterogéneos con DVS para sistemas embebidos e IoT |
| spellingShingle |
Planificadores heterogéneos con DVS para sistemas embebidos e IoT Urriza, José M. Ciencias Informáticas planificación heterogénea Consumo de energía eficiencia Sistema de Tiempo Real |
| title_short |
Planificadores heterogéneos con DVS para sistemas embebidos e IoT |
| title_full |
Planificadores heterogéneos con DVS para sistemas embebidos e IoT |
| title_fullStr |
Planificadores heterogéneos con DVS para sistemas embebidos e IoT |
| title_full_unstemmed |
Planificadores heterogéneos con DVS para sistemas embebidos e IoT |
| title_sort |
Planificadores heterogéneos con DVS para sistemas embebidos e IoT |
| dc.creator.none.fl_str_mv |
Urriza, José M. Páez, Francisco Ezequiel Orozco, Javier D. Cayssials, Ricardo |
| author |
Urriza, José M. |
| author_facet |
Urriza, José M. Páez, Francisco Ezequiel Orozco, Javier D. Cayssials, Ricardo |
| author_role |
author |
| author2 |
Páez, Francisco Ezequiel Orozco, Javier D. Cayssials, Ricardo |
| author2_role |
author author author |
| dc.subject.none.fl_str_mv |
Ciencias Informáticas planificación heterogénea Consumo de energía eficiencia Sistema de Tiempo Real |
| topic |
Ciencias Informáticas planificación heterogénea Consumo de energía eficiencia Sistema de Tiempo Real |
| dc.description.none.fl_txt_mv |
La planificación heterogénea es la ejecución conjunta de Tareas de Tiempo Real (TTR) y Tareas de No-Tiempo Real (TNTR). Esto requiere en muchos casos priorizar la ejecución de las TNTR por sobre las TTR, garantizando sus vencimientos. Este tipo de planificación tiene una complejidad NP-Completa. Por otro lado, en microprocesadores con Variación Dinámica de Voltaje Frecuencia (DVS), optimizar el consumo de energía también es un problema NP-Completo. Dado que el número de niveles Voltaje/Frecuencia (nV/F) es discreto, es poco probable que el planificador encuentre un nV/F donde el Factor de Utilización (FU) sea del 100%. En consecuencia, se desperdicia energía como tiempo ocioso. La línea de investigación presentada busca soluciones que brinden algún grado de eficiencia en el consumo de energía y flexibilidad en la ejecución de TNTR. Para esto se aprovecha el tiempo ocioso que deja el Sistema de Tiempo Real (STR), utilizando el nV/F que maximice la capacidad de cómputo del sistema, minimizando el consumo de energía. Se espera aplicar el planificador heterogéneo con DVS propuesto en Sistemas Embebidos (SE), IoT (Internet-of-Things) o más complejos. Red de Universidades con Carreras en Informática |
| description |
La planificación heterogénea es la ejecución conjunta de Tareas de Tiempo Real (TTR) y Tareas de No-Tiempo Real (TNTR). Esto requiere en muchos casos priorizar la ejecución de las TNTR por sobre las TTR, garantizando sus vencimientos. Este tipo de planificación tiene una complejidad NP-Completa. Por otro lado, en microprocesadores con Variación Dinámica de Voltaje Frecuencia (DVS), optimizar el consumo de energía también es un problema NP-Completo. Dado que el número de niveles Voltaje/Frecuencia (nV/F) es discreto, es poco probable que el planificador encuentre un nV/F donde el Factor de Utilización (FU) sea del 100%. En consecuencia, se desperdicia energía como tiempo ocioso. La línea de investigación presentada busca soluciones que brinden algún grado de eficiencia en el consumo de energía y flexibilidad en la ejecución de TNTR. Para esto se aprovecha el tiempo ocioso que deja el Sistema de Tiempo Real (STR), utilizando el nV/F que maximice la capacidad de cómputo del sistema, minimizando el consumo de energía. Se espera aplicar el planificador heterogéneo con DVS propuesto en Sistemas Embebidos (SE), IoT (Internet-of-Things) o más complejos. |
| publishDate |
2024 |
| dc.date.none.fl_str_mv |
2024-04 |
| dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Objeto de conferencia http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
| format |
conferenceObject |
| status_str |
publishedVersion |
| dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/180217 |
| url |
http://sedici.unlp.edu.ar/handle/10915/180217 |
| dc.language.none.fl_str_mv |
spa |
| language |
spa |
| dc.relation.none.fl_str_mv |
info:eu-repo/semantics/altIdentifier/isbn/978-987-8352-57-2 info:eu-repo/semantics/reference/url/https://sedici.unlp.edu.ar/handle/10915/173603 |
| dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) |
| eu_rights_str_mv |
openAccess |
| rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) |
| dc.format.none.fl_str_mv |
application/pdf 625-628 |
| dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
| reponame_str |
SEDICI (UNLP) |
| collection |
SEDICI (UNLP) |
| instname_str |
Universidad Nacional de La Plata |
| instacron_str |
UNLP |
| institution |
UNLP |
| repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
| repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
| _version_ |
1846783795930333184 |
| score |
12.982451 |