Simulación distribuída de arquitecturas multi-DSP
- Autores
- Acosta Burllaile, Luis Alberto; De Andrea, M.; Cosentino, A.; De Giusti, Armando Eduardo
- Año de publicación
- 1997
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- Se analiza la extensión de un simulador DSP TMS320C3x para poder estudiar el comportamiento de una arquitectura multi-DSP basada en el mismo procesador. Este trabajo forma parte de un proyecto conjunto en el desarrollo de arquitecturas y software de base para procesamiento multi-DSP, especialmente orientado a imágenes del que participan dos Universidades argentinas (UNLP y UNCPBA) y la Universidad de la República (Uruguay). Se explica el desarrollo de un soporte de comunicaciones entre las múltiples sesiones del simulador mono-DSP, de modo de ejecutar el proceso en forma distribuída sobre una red de microcomputadoras heterogéneas. Por otra parte fue necesario modificar el ambiente de ejecución del simulador mono-DSP de modo de (mediante u programa residente) interceptar una clase de comunicaciones de Entrada-Salida y vincularlas con mensajes a procesadores remotos donde se están ejecutando sesiones simultáneas de simulación mono-DSP. Por último, se analiza la ejecución de algoritmos distribuídos sobre el simulador y algunas medidas de performance, en algoritmos clásicos de tratamiento de imágenes.
Eje: Procesamiento distribuido y paralelo. Tratamiento de señales
Red de Universidades con Carreras en Informática (RedUNCI) - Materia
-
Ciencias Informáticas
Simulación distribuída
Architectures
arquitecturas multi-DSP
Distributed
Simulation
Parallel processing - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
- Repositorio
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/23902
Ver los metadatos del registro completo
id |
SEDICI_9d4155f1c5b06df189b424777f4d60c9 |
---|---|
oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/23902 |
network_acronym_str |
SEDICI |
repository_id_str |
1329 |
network_name_str |
SEDICI (UNLP) |
spelling |
Simulación distribuída de arquitecturas multi-DSPAcosta Burllaile, Luis AlbertoDe Andrea, M.Cosentino, A.De Giusti, Armando EduardoCiencias InformáticasSimulación distribuídaArchitecturesarquitecturas multi-DSPDistributedSimulationParallel processingSe analiza la extensión de un simulador DSP TMS320C3x para poder estudiar el comportamiento de una arquitectura multi-DSP basada en el mismo procesador. Este trabajo forma parte de un proyecto conjunto en el desarrollo de arquitecturas y software de base para procesamiento multi-DSP, especialmente orientado a imágenes del que participan dos Universidades argentinas (UNLP y UNCPBA) y la Universidad de la República (Uruguay). Se explica el desarrollo de un soporte de comunicaciones entre las múltiples sesiones del simulador mono-DSP, de modo de ejecutar el proceso en forma distribuída sobre una red de microcomputadoras heterogéneas. Por otra parte fue necesario modificar el ambiente de ejecución del simulador mono-DSP de modo de (mediante u programa residente) interceptar una clase de comunicaciones de Entrada-Salida y vincularlas con mensajes a procesadores remotos donde se están ejecutando sesiones simultáneas de simulación mono-DSP. Por último, se analiza la ejecución de algoritmos distribuídos sobre el simulador y algunas medidas de performance, en algoritmos clásicos de tratamiento de imágenes.Eje: Procesamiento distribuido y paralelo. Tratamiento de señalesRed de Universidades con Carreras en Informática (RedUNCI)1997info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdfhttp://sedici.unlp.edu.ar/handle/10915/23902spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-29T10:55:40Zoai:sedici.unlp.edu.ar:10915/23902Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-29 10:55:40.457SEDICI (UNLP) - Universidad Nacional de La Platafalse |
dc.title.none.fl_str_mv |
Simulación distribuída de arquitecturas multi-DSP |
title |
Simulación distribuída de arquitecturas multi-DSP |
spellingShingle |
Simulación distribuída de arquitecturas multi-DSP Acosta Burllaile, Luis Alberto Ciencias Informáticas Simulación distribuída Architectures arquitecturas multi-DSP Distributed Simulation Parallel processing |
title_short |
Simulación distribuída de arquitecturas multi-DSP |
title_full |
Simulación distribuída de arquitecturas multi-DSP |
title_fullStr |
Simulación distribuída de arquitecturas multi-DSP |
title_full_unstemmed |
Simulación distribuída de arquitecturas multi-DSP |
title_sort |
Simulación distribuída de arquitecturas multi-DSP |
dc.creator.none.fl_str_mv |
Acosta Burllaile, Luis Alberto De Andrea, M. Cosentino, A. De Giusti, Armando Eduardo |
author |
Acosta Burllaile, Luis Alberto |
author_facet |
Acosta Burllaile, Luis Alberto De Andrea, M. Cosentino, A. De Giusti, Armando Eduardo |
author_role |
author |
author2 |
De Andrea, M. Cosentino, A. De Giusti, Armando Eduardo |
author2_role |
author author author |
dc.subject.none.fl_str_mv |
Ciencias Informáticas Simulación distribuída Architectures arquitecturas multi-DSP Distributed Simulation Parallel processing |
topic |
Ciencias Informáticas Simulación distribuída Architectures arquitecturas multi-DSP Distributed Simulation Parallel processing |
dc.description.none.fl_txt_mv |
Se analiza la extensión de un simulador DSP TMS320C3x para poder estudiar el comportamiento de una arquitectura multi-DSP basada en el mismo procesador. Este trabajo forma parte de un proyecto conjunto en el desarrollo de arquitecturas y software de base para procesamiento multi-DSP, especialmente orientado a imágenes del que participan dos Universidades argentinas (UNLP y UNCPBA) y la Universidad de la República (Uruguay). Se explica el desarrollo de un soporte de comunicaciones entre las múltiples sesiones del simulador mono-DSP, de modo de ejecutar el proceso en forma distribuída sobre una red de microcomputadoras heterogéneas. Por otra parte fue necesario modificar el ambiente de ejecución del simulador mono-DSP de modo de (mediante u programa residente) interceptar una clase de comunicaciones de Entrada-Salida y vincularlas con mensajes a procesadores remotos donde se están ejecutando sesiones simultáneas de simulación mono-DSP. Por último, se analiza la ejecución de algoritmos distribuídos sobre el simulador y algunas medidas de performance, en algoritmos clásicos de tratamiento de imágenes. Eje: Procesamiento distribuido y paralelo. Tratamiento de señales Red de Universidades con Carreras en Informática (RedUNCI) |
description |
Se analiza la extensión de un simulador DSP TMS320C3x para poder estudiar el comportamiento de una arquitectura multi-DSP basada en el mismo procesador. Este trabajo forma parte de un proyecto conjunto en el desarrollo de arquitecturas y software de base para procesamiento multi-DSP, especialmente orientado a imágenes del que participan dos Universidades argentinas (UNLP y UNCPBA) y la Universidad de la República (Uruguay). Se explica el desarrollo de un soporte de comunicaciones entre las múltiples sesiones del simulador mono-DSP, de modo de ejecutar el proceso en forma distribuída sobre una red de microcomputadoras heterogéneas. Por otra parte fue necesario modificar el ambiente de ejecución del simulador mono-DSP de modo de (mediante u programa residente) interceptar una clase de comunicaciones de Entrada-Salida y vincularlas con mensajes a procesadores remotos donde se están ejecutando sesiones simultáneas de simulación mono-DSP. Por último, se analiza la ejecución de algoritmos distribuídos sobre el simulador y algunas medidas de performance, en algoritmos clásicos de tratamiento de imágenes. |
publishDate |
1997 |
dc.date.none.fl_str_mv |
1997 |
dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Objeto de conferencia http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
format |
conferenceObject |
status_str |
publishedVersion |
dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/23902 |
url |
http://sedici.unlp.edu.ar/handle/10915/23902 |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
reponame_str |
SEDICI (UNLP) |
collection |
SEDICI (UNLP) |
instname_str |
Universidad Nacional de La Plata |
instacron_str |
UNLP |
institution |
UNLP |
repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
_version_ |
1844615815788232704 |
score |
13.070432 |