Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico
- Autores
- Pousa, Adrián; Saez, Juan Carlos; De Giusti, Armando Eduardo; Prieto, Manuel
- Año de publicación
- 2014
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- Los procesadores multicore asimétricos con repertorio común de instrucciones -AMPs (Asymmetric Multicore Processors)-han sido propuestos como alternativa de bajo consumo a los procesadores multicore simétricos convencionales. Los AMPs combinan cores rápidos y complejos, de alto rendimiento, con cores lentos de consumo reducido. Trabajos previos han propuesto distintos algoritmos de planificación para AMPs, que en su mayoría han sido evaluados empleando plataformas asimétricas emuladas o simuladores. En este artículo se lleva a cabo un análisis experimental de algunas de las estrategias de planificación más relevantes para AMPs sobre el Intel QuickIA, un prototipo de sistema multicore asimétrico. Para el análisis se han realizado implementaciones de estas estrategias en un sistema operativo real y se lleva a cabo una evaluación completa de las mismas empleando cargas de trabajo multiprogramadas. Un aspecto clave de la implementación de los algoritmos es la metodología que se propone para aproximar en tiempo de ejecución el beneficio relativo que una aplicación obtiene al ejecutar en un core rápido con respecto a un core lento.
IX Workshop en Arquitectura, Redes y Sistemas Operativos
Red de Universidades con Carreras de Informática (RedUNCI) - Materia
-
Ciencias Informáticas
AMP
System architectures
procesadores multicore asimétricos
planificación
sistema operativo - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
- Repositorio
.jpg)
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/42199
Ver los metadatos del registro completo
| id |
SEDICI_4025c9e7765617a7312b98dd96ce0421 |
|---|---|
| oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/42199 |
| network_acronym_str |
SEDICI |
| repository_id_str |
1329 |
| network_name_str |
SEDICI (UNLP) |
| spelling |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétricoPousa, AdriánSaez, Juan CarlosDe Giusti, Armando EduardoPrieto, ManuelCiencias InformáticasAMPSystem architecturesprocesadores multicore asimétricosplanificaciónsistema operativoLos procesadores multicore asimétricos con repertorio común de instrucciones -AMPs (Asymmetric Multicore Processors)-han sido propuestos como alternativa de bajo consumo a los procesadores multicore simétricos convencionales. Los AMPs combinan <i>cores rápidos</i> y complejos, de alto rendimiento, con <i>cores lentos </i>de consumo reducido. Trabajos previos han propuesto distintos algoritmos de planificación para AMPs, que en su mayoría han sido evaluados empleando plataformas asimétricas emuladas o simuladores. En este artículo se lleva a cabo un análisis experimental de algunas de las estrategias de planificación más relevantes para AMPs sobre el Intel QuickIA, un prototipo de sistema multicore asimétrico. Para el análisis se han realizado implementaciones de estas estrategias en un sistema operativo real y se lleva a cabo una evaluación completa de las mismas empleando cargas de trabajo multiprogramadas. Un aspecto clave de la implementación de los algoritmos es la metodología que se propone para aproximar en tiempo de ejecución el beneficio relativo que una aplicación obtiene al ejecutar en un core rápido con respecto a un core lento.IX Workshop en Arquitectura, Redes y Sistemas OperativosRed de Universidades con Carreras de Informática (RedUNCI)2014-10info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdfhttp://sedici.unlp.edu.ar/handle/10915/42199spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-11-12T10:26:10Zoai:sedici.unlp.edu.ar:10915/42199Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-11-12 10:26:11.106SEDICI (UNLP) - Universidad Nacional de La Platafalse |
| dc.title.none.fl_str_mv |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico |
| title |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico |
| spellingShingle |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico Pousa, Adrián Ciencias Informáticas AMP System architectures procesadores multicore asimétricos planificación sistema operativo |
| title_short |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico |
| title_full |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico |
| title_fullStr |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico |
| title_full_unstemmed |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico |
| title_sort |
Evaluación de algoritmos de planificación sobre un prototipo de sistema multicore asimétrico |
| dc.creator.none.fl_str_mv |
Pousa, Adrián Saez, Juan Carlos De Giusti, Armando Eduardo Prieto, Manuel |
| author |
Pousa, Adrián |
| author_facet |
Pousa, Adrián Saez, Juan Carlos De Giusti, Armando Eduardo Prieto, Manuel |
| author_role |
author |
| author2 |
Saez, Juan Carlos De Giusti, Armando Eduardo Prieto, Manuel |
| author2_role |
author author author |
| dc.subject.none.fl_str_mv |
Ciencias Informáticas AMP System architectures procesadores multicore asimétricos planificación sistema operativo |
| topic |
Ciencias Informáticas AMP System architectures procesadores multicore asimétricos planificación sistema operativo |
| dc.description.none.fl_txt_mv |
Los procesadores multicore asimétricos con repertorio común de instrucciones -AMPs (Asymmetric Multicore Processors)-han sido propuestos como alternativa de bajo consumo a los procesadores multicore simétricos convencionales. Los AMPs combinan <i>cores rápidos</i> y complejos, de alto rendimiento, con <i>cores lentos </i>de consumo reducido. Trabajos previos han propuesto distintos algoritmos de planificación para AMPs, que en su mayoría han sido evaluados empleando plataformas asimétricas emuladas o simuladores. En este artículo se lleva a cabo un análisis experimental de algunas de las estrategias de planificación más relevantes para AMPs sobre el Intel QuickIA, un prototipo de sistema multicore asimétrico. Para el análisis se han realizado implementaciones de estas estrategias en un sistema operativo real y se lleva a cabo una evaluación completa de las mismas empleando cargas de trabajo multiprogramadas. Un aspecto clave de la implementación de los algoritmos es la metodología que se propone para aproximar en tiempo de ejecución el beneficio relativo que una aplicación obtiene al ejecutar en un core rápido con respecto a un core lento. IX Workshop en Arquitectura, Redes y Sistemas Operativos Red de Universidades con Carreras de Informática (RedUNCI) |
| description |
Los procesadores multicore asimétricos con repertorio común de instrucciones -AMPs (Asymmetric Multicore Processors)-han sido propuestos como alternativa de bajo consumo a los procesadores multicore simétricos convencionales. Los AMPs combinan <i>cores rápidos</i> y complejos, de alto rendimiento, con <i>cores lentos </i>de consumo reducido. Trabajos previos han propuesto distintos algoritmos de planificación para AMPs, que en su mayoría han sido evaluados empleando plataformas asimétricas emuladas o simuladores. En este artículo se lleva a cabo un análisis experimental de algunas de las estrategias de planificación más relevantes para AMPs sobre el Intel QuickIA, un prototipo de sistema multicore asimétrico. Para el análisis se han realizado implementaciones de estas estrategias en un sistema operativo real y se lleva a cabo una evaluación completa de las mismas empleando cargas de trabajo multiprogramadas. Un aspecto clave de la implementación de los algoritmos es la metodología que se propone para aproximar en tiempo de ejecución el beneficio relativo que una aplicación obtiene al ejecutar en un core rápido con respecto a un core lento. |
| publishDate |
2014 |
| dc.date.none.fl_str_mv |
2014-10 |
| dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Objeto de conferencia http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
| format |
conferenceObject |
| status_str |
publishedVersion |
| dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/42199 |
| url |
http://sedici.unlp.edu.ar/handle/10915/42199 |
| dc.language.none.fl_str_mv |
spa |
| language |
spa |
| dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
| eu_rights_str_mv |
openAccess |
| rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
| dc.format.none.fl_str_mv |
application/pdf |
| dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
| reponame_str |
SEDICI (UNLP) |
| collection |
SEDICI (UNLP) |
| instname_str |
Universidad Nacional de La Plata |
| instacron_str |
UNLP |
| institution |
UNLP |
| repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
| repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
| _version_ |
1848605328875192320 |
| score |
12.976206 |