Implementación de multiplicador de 4 bits

Autores
Puente, Juan de la; Costa, Joaquín Hernán; Ricci, Edgardo
Año de publicación
2017
Idioma
español castellano
Tipo de recurso
documento de conferencia
Estado
versión publicada
Descripción
A través del diseño de circuitos digitales básicos se pretende la realización de un multiplicador digital de 4 bits. Esta propuesta didáctica se enmarca en un proyecto mayor en el que se utilizan diseños de arquitecturas de microprocesadores sencillos en procesos inteligentes de comunicación y decisión en módulos de micro-sistemas. Tales arquitecturas se diseñan paulatinamente a partir de pequeñas partes, en tareas individuales para luego integrarlos en las partes constitutivas mayores (Unidades Aritmético Lógicas, Unidades de Control, etc.). Como resultado final se efectúa una comparación entre ambas tecnologías de implementación, destacando tanto las ventajas como las dificultades que surgen de cada una de ellas.
Sección: Electrotecnia.
Facultad de Ingeniería
Materia
Electrotecnia
circuitos digitales
multiplicador digital
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by/4.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/60158

id SEDICI_3d602af56f88f5ff9710bc71505b69d9
oai_identifier_str oai:sedici.unlp.edu.ar:10915/60158
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Implementación de multiplicador de 4 bitsPuente, Juan de laCosta, Joaquín HernánRicci, EdgardoElectrotecniacircuitos digitalesmultiplicador digitalA través del diseño de circuitos digitales básicos se pretende la realización de un multiplicador digital de 4 bits. Esta propuesta didáctica se enmarca en un proyecto mayor en el que se utilizan diseños de arquitecturas de microprocesadores sencillos en procesos inteligentes de comunicación y decisión en módulos de micro-sistemas. Tales arquitecturas se diseñan paulatinamente a partir de pequeñas partes, en tareas individuales para luego integrarlos en las partes constitutivas mayores (Unidades Aritmético Lógicas, Unidades de Control, etc.). Como resultado final se efectúa una comparación entre ambas tecnologías de implementación, destacando tanto las ventajas como las dificultades que surgen de cada una de ellas.Sección: Electrotecnia.Facultad de Ingeniería2017-04info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionResumenhttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf356-362http://sedici.unlp.edu.ar/handle/10915/60158spainfo:eu-repo/semantics/altIdentifier/isbn/978-950-34-1453-8info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by/4.0/Creative Commons Attribution 4.0 International (CC BY 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-29T11:07:16Zoai:sedici.unlp.edu.ar:10915/60158Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-29 11:07:16.975SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Implementación de multiplicador de 4 bits
title Implementación de multiplicador de 4 bits
spellingShingle Implementación de multiplicador de 4 bits
Puente, Juan de la
Electrotecnia
circuitos digitales
multiplicador digital
title_short Implementación de multiplicador de 4 bits
title_full Implementación de multiplicador de 4 bits
title_fullStr Implementación de multiplicador de 4 bits
title_full_unstemmed Implementación de multiplicador de 4 bits
title_sort Implementación de multiplicador de 4 bits
dc.creator.none.fl_str_mv Puente, Juan de la
Costa, Joaquín Hernán
Ricci, Edgardo
author Puente, Juan de la
author_facet Puente, Juan de la
Costa, Joaquín Hernán
Ricci, Edgardo
author_role author
author2 Costa, Joaquín Hernán
Ricci, Edgardo
author2_role author
author
dc.subject.none.fl_str_mv Electrotecnia
circuitos digitales
multiplicador digital
topic Electrotecnia
circuitos digitales
multiplicador digital
dc.description.none.fl_txt_mv A través del diseño de circuitos digitales básicos se pretende la realización de un multiplicador digital de 4 bits. Esta propuesta didáctica se enmarca en un proyecto mayor en el que se utilizan diseños de arquitecturas de microprocesadores sencillos en procesos inteligentes de comunicación y decisión en módulos de micro-sistemas. Tales arquitecturas se diseñan paulatinamente a partir de pequeñas partes, en tareas individuales para luego integrarlos en las partes constitutivas mayores (Unidades Aritmético Lógicas, Unidades de Control, etc.). Como resultado final se efectúa una comparación entre ambas tecnologías de implementación, destacando tanto las ventajas como las dificultades que surgen de cada una de ellas.
Sección: Electrotecnia.
Facultad de Ingeniería
description A través del diseño de circuitos digitales básicos se pretende la realización de un multiplicador digital de 4 bits. Esta propuesta didáctica se enmarca en un proyecto mayor en el que se utilizan diseños de arquitecturas de microprocesadores sencillos en procesos inteligentes de comunicación y decisión en módulos de micro-sistemas. Tales arquitecturas se diseñan paulatinamente a partir de pequeñas partes, en tareas individuales para luego integrarlos en las partes constitutivas mayores (Unidades Aritmético Lógicas, Unidades de Control, etc.). Como resultado final se efectúa una comparación entre ambas tecnologías de implementación, destacando tanto las ventajas como las dificultades que surgen de cada una de ellas.
publishDate 2017
dc.date.none.fl_str_mv 2017-04
dc.type.none.fl_str_mv info:eu-repo/semantics/conferenceObject
info:eu-repo/semantics/publishedVersion
Resumen
http://purl.org/coar/resource_type/c_5794
info:ar-repo/semantics/documentoDeConferencia
format conferenceObject
status_str publishedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/60158
url http://sedici.unlp.edu.ar/handle/10915/60158
dc.language.none.fl_str_mv spa
language spa
dc.relation.none.fl_str_mv info:eu-repo/semantics/altIdentifier/isbn/978-950-34-1453-8
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by/4.0/
Creative Commons Attribution 4.0 International (CC BY 4.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by/4.0/
Creative Commons Attribution 4.0 International (CC BY 4.0)
dc.format.none.fl_str_mv application/pdf
356-362
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1844615944727429120
score 13.070432