Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real
- Autores
- Cayssials, Ricardo; Orozco, Javier D.; Ferro, Edgardo; Alimenti, Omar
- Año de publicación
- 1998
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- Los controladores de tiempo real son utilizados en ambientes críticos en los cuales las reacciones del sistema frente a estímulos del medio deben producirse en forma correcta desde el punto de vista lógico y temporal. Es condición necesaria en estos sistemas que su comportamiento sea confiable, predecible yseguro. n el desarrollo de sistemas de tiempo real duro resulta fundamental obtener, en las etapas de análisis del problema, el mayor conocimiento posible de los aspectos temporales de la aplicación a fin de evitar grandes dificultades cuando se pasa de la etapa de análisis a la etapa de implementación. El diseñador debería poder abstraerse de la plataforma utilizada, concentrándose en los aspectos funcionales del sistema. Por otro lado, las construcciones del lenguaje deberán soportar la expresión de las exigencias temporales y el entorno de programación debería ofrecer al programador las funciones necesarias para controlar y monitorear la utilización de recursos por los módulos de software durante el proceso de desarrollo. Esto permite tener una estimación de tiempos de ejecución antes de obtener el conjunto de ejecutables final. Esto será posible si contamos a priori con la certeza de que, la plataforma en que se desarrollará la aplicación, tiene un comportamiento predecible en términos temporales. Un conjunto de algoritmos de diagramación bien definidos en la plataforma, puede posibilitar el chequeo de factibilidad en tiempo de compilación. En este trabajo se analizan un modelo estructural de un procesador con características de tiempo real duro que resulte implementable en un circuito integrado realizado utilizando un lenguaje de especificación de hardware como VHDL, VERILOG o AHDL.
Sistemas Distribuidos - Redes Concurrencia - Sesión de pósters
Red de Universidades con Carreras en Informática (RedUNCI) - Materia
-
Ciencias Informáticas
Informática
modelización
Modeling
Real time
microcontrolador
tiempo real - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/2.5/ar/
- Repositorio
.jpg)
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/24543
Ver los metadatos del registro completo
| id |
SEDICI_2b15f06f3f1babecb528195ba47094e0 |
|---|---|
| oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/24543 |
| network_acronym_str |
SEDICI |
| repository_id_str |
1329 |
| network_name_str |
SEDICI (UNLP) |
| spelling |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo realCayssials, RicardoOrozco, Javier D.Ferro, EdgardoAlimenti, OmarCiencias InformáticasInformáticamodelizaciónModelingReal timemicrocontroladortiempo realLos controladores de tiempo real son utilizados en ambientes críticos en los cuales las reacciones del sistema frente a estímulos del medio deben producirse en forma correcta desde el punto de vista lógico y temporal. Es condición necesaria en estos sistemas que su comportamiento sea confiable, predecible yseguro. n el desarrollo de sistemas de tiempo real duro resulta fundamental obtener, en las etapas de análisis del problema, el mayor conocimiento posible de los aspectos temporales de la aplicación a fin de evitar grandes dificultades cuando se pasa de la etapa de análisis a la etapa de implementación. El diseñador debería poder abstraerse de la plataforma utilizada, concentrándose en los aspectos funcionales del sistema. Por otro lado, las construcciones del lenguaje deberán soportar la expresión de las exigencias temporales y el entorno de programación debería ofrecer al programador las funciones necesarias para controlar y monitorear la utilización de recursos por los módulos de software durante el proceso de desarrollo. Esto permite tener una estimación de tiempos de ejecución antes de obtener el conjunto de ejecutables final. Esto será posible si contamos a priori con la certeza de que, la plataforma en que se desarrollará la aplicación, tiene un comportamiento predecible en términos temporales. Un conjunto de algoritmos de diagramación bien definidos en la plataforma, puede posibilitar el chequeo de factibilidad en tiempo de compilación. En este trabajo se analizan un modelo estructural de un procesador con características de tiempo real duro que resulte implementable en un circuito integrado realizado utilizando un lenguaje de especificación de hardware como VHDL, VERILOG o AHDL.Sistemas Distribuidos - Redes Concurrencia - Sesión de póstersRed de Universidades con Carreras en Informática (RedUNCI)1998-10info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdfhttp://sedici.unlp.edu.ar/handle/10915/24543spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/2.5/ar/Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-10-22T16:37:27Zoai:sedici.unlp.edu.ar:10915/24543Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-10-22 16:37:28.066SEDICI (UNLP) - Universidad Nacional de La Platafalse |
| dc.title.none.fl_str_mv |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real |
| title |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real |
| spellingShingle |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real Cayssials, Ricardo Ciencias Informáticas Informática modelización Modeling Real time microcontrolador tiempo real |
| title_short |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real |
| title_full |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real |
| title_fullStr |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real |
| title_full_unstemmed |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real |
| title_sort |
Especificación y análisis de una plataforma con facilidades para la implementación de sistemas de tiempo real |
| dc.creator.none.fl_str_mv |
Cayssials, Ricardo Orozco, Javier D. Ferro, Edgardo Alimenti, Omar |
| author |
Cayssials, Ricardo |
| author_facet |
Cayssials, Ricardo Orozco, Javier D. Ferro, Edgardo Alimenti, Omar |
| author_role |
author |
| author2 |
Orozco, Javier D. Ferro, Edgardo Alimenti, Omar |
| author2_role |
author author author |
| dc.subject.none.fl_str_mv |
Ciencias Informáticas Informática modelización Modeling Real time microcontrolador tiempo real |
| topic |
Ciencias Informáticas Informática modelización Modeling Real time microcontrolador tiempo real |
| dc.description.none.fl_txt_mv |
Los controladores de tiempo real son utilizados en ambientes críticos en los cuales las reacciones del sistema frente a estímulos del medio deben producirse en forma correcta desde el punto de vista lógico y temporal. Es condición necesaria en estos sistemas que su comportamiento sea confiable, predecible yseguro. n el desarrollo de sistemas de tiempo real duro resulta fundamental obtener, en las etapas de análisis del problema, el mayor conocimiento posible de los aspectos temporales de la aplicación a fin de evitar grandes dificultades cuando se pasa de la etapa de análisis a la etapa de implementación. El diseñador debería poder abstraerse de la plataforma utilizada, concentrándose en los aspectos funcionales del sistema. Por otro lado, las construcciones del lenguaje deberán soportar la expresión de las exigencias temporales y el entorno de programación debería ofrecer al programador las funciones necesarias para controlar y monitorear la utilización de recursos por los módulos de software durante el proceso de desarrollo. Esto permite tener una estimación de tiempos de ejecución antes de obtener el conjunto de ejecutables final. Esto será posible si contamos a priori con la certeza de que, la plataforma en que se desarrollará la aplicación, tiene un comportamiento predecible en términos temporales. Un conjunto de algoritmos de diagramación bien definidos en la plataforma, puede posibilitar el chequeo de factibilidad en tiempo de compilación. En este trabajo se analizan un modelo estructural de un procesador con características de tiempo real duro que resulte implementable en un circuito integrado realizado utilizando un lenguaje de especificación de hardware como VHDL, VERILOG o AHDL. Sistemas Distribuidos - Redes Concurrencia - Sesión de pósters Red de Universidades con Carreras en Informática (RedUNCI) |
| description |
Los controladores de tiempo real son utilizados en ambientes críticos en los cuales las reacciones del sistema frente a estímulos del medio deben producirse en forma correcta desde el punto de vista lógico y temporal. Es condición necesaria en estos sistemas que su comportamiento sea confiable, predecible yseguro. n el desarrollo de sistemas de tiempo real duro resulta fundamental obtener, en las etapas de análisis del problema, el mayor conocimiento posible de los aspectos temporales de la aplicación a fin de evitar grandes dificultades cuando se pasa de la etapa de análisis a la etapa de implementación. El diseñador debería poder abstraerse de la plataforma utilizada, concentrándose en los aspectos funcionales del sistema. Por otro lado, las construcciones del lenguaje deberán soportar la expresión de las exigencias temporales y el entorno de programación debería ofrecer al programador las funciones necesarias para controlar y monitorear la utilización de recursos por los módulos de software durante el proceso de desarrollo. Esto permite tener una estimación de tiempos de ejecución antes de obtener el conjunto de ejecutables final. Esto será posible si contamos a priori con la certeza de que, la plataforma en que se desarrollará la aplicación, tiene un comportamiento predecible en términos temporales. Un conjunto de algoritmos de diagramación bien definidos en la plataforma, puede posibilitar el chequeo de factibilidad en tiempo de compilación. En este trabajo se analizan un modelo estructural de un procesador con características de tiempo real duro que resulte implementable en un circuito integrado realizado utilizando un lenguaje de especificación de hardware como VHDL, VERILOG o AHDL. |
| publishDate |
1998 |
| dc.date.none.fl_str_mv |
1998-10 |
| dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Objeto de conferencia http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
| format |
conferenceObject |
| status_str |
publishedVersion |
| dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/24543 |
| url |
http://sedici.unlp.edu.ar/handle/10915/24543 |
| dc.language.none.fl_str_mv |
spa |
| language |
spa |
| dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
| eu_rights_str_mv |
openAccess |
| rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Attribution-NonCommercial-ShareAlike 2.5 Argentina (CC BY-NC-SA 2.5) |
| dc.format.none.fl_str_mv |
application/pdf |
| dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
| reponame_str |
SEDICI (UNLP) |
| collection |
SEDICI (UNLP) |
| instname_str |
Universidad Nacional de La Plata |
| instacron_str |
UNLP |
| institution |
UNLP |
| repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
| repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
| _version_ |
1846782837319008256 |
| score |
12.982451 |