Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos
- Autores
- Martos, Pedro Ignacio Domingo; Garrido, Alejandra
- Año de publicación
- 2019
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión publicada
- Descripción
- Dentro de los sistemas embebidos hay una variante de sistemas multiprocesador (Multicore System on Chip devices – MSoC devices) donde no todos los procesadores son iguales. Estos SoCs se denominan “Dispositivos Multiprocesadores Asimétricos” (Asymmetric Multi Processing Devices – AMP Devices). Para tomar ventaja de las posibilidades que estos dispositivos ofrecen en sistemas embebidos, se han definido patrones de diseño específicos. No obstante ello, en la literatura hay pocos resultados experimentales que muestren los beneficios de aplicar estos patrones. En este trabajo se realiza la medición de desempeño del patrón “Ejecución Optimizada” (Optimized Execution), aplicado a un dispositivo AMP y usando la suite de desempeño “CoreMark”. Los resultados muestran que el uso de este patrón de diseño mejora el desempeño del sistema.
Laboratorio de Investigación y Formación en Informática Avanzada - Materia
-
Ciencias Informáticas
Patrones de Sistemas Embebidos
Patrones para Multiprocesamiento Asimétrico
Software Embebido - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by-nc-sa/4.0/
- Repositorio
- Institución
- Universidad Nacional de La Plata
- OAI Identificador
- oai:sedici.unlp.edu.ar:10915/119525
Ver los metadatos del registro completo
id |
SEDICI_330769319e0b9e2ef79df896c6ae4f0b |
---|---|
oai_identifier_str |
oai:sedici.unlp.edu.ar:10915/119525 |
network_acronym_str |
SEDICI |
repository_id_str |
1329 |
network_name_str |
SEDICI (UNLP) |
spelling |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas EmbebidosMartos, Pedro Ignacio DomingoGarrido, AlejandraCiencias InformáticasPatrones de Sistemas EmbebidosPatrones para Multiprocesamiento AsimétricoSoftware EmbebidoDentro de los sistemas embebidos hay una variante de sistemas multiprocesador (Multicore System on Chip devices – MSoC devices) donde no todos los procesadores son iguales. Estos SoCs se denominan “Dispositivos Multiprocesadores Asimétricos” (Asymmetric Multi Processing Devices – AMP Devices). Para tomar ventaja de las posibilidades que estos dispositivos ofrecen en sistemas embebidos, se han definido patrones de diseño específicos. No obstante ello, en la literatura hay pocos resultados experimentales que muestren los beneficios de aplicar estos patrones. En este trabajo se realiza la medición de desempeño del patrón “Ejecución Optimizada” (Optimized Execution), aplicado a un dispositivo AMP y usando la suite de desempeño “CoreMark”. Los resultados muestran que el uso de este patrón de diseño mejora el desempeño del sistema.Laboratorio de Investigación y Formación en Informática Avanzada2019info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/publishedVersionObjeto de conferenciahttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdf35-37http://sedici.unlp.edu.ar/handle/10915/119525spainfo:eu-repo/semantics/altIdentifier/isbn/978-987-46297-6-0info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-sa/4.0/Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-29T11:28:14Zoai:sedici.unlp.edu.ar:10915/119525Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-29 11:28:14.679SEDICI (UNLP) - Universidad Nacional de La Platafalse |
dc.title.none.fl_str_mv |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos |
title |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos |
spellingShingle |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos Martos, Pedro Ignacio Domingo Ciencias Informáticas Patrones de Sistemas Embebidos Patrones para Multiprocesamiento Asimétrico Software Embebido |
title_short |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos |
title_full |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos |
title_fullStr |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos |
title_full_unstemmed |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos |
title_sort |
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos |
dc.creator.none.fl_str_mv |
Martos, Pedro Ignacio Domingo Garrido, Alejandra |
author |
Martos, Pedro Ignacio Domingo |
author_facet |
Martos, Pedro Ignacio Domingo Garrido, Alejandra |
author_role |
author |
author2 |
Garrido, Alejandra |
author2_role |
author |
dc.subject.none.fl_str_mv |
Ciencias Informáticas Patrones de Sistemas Embebidos Patrones para Multiprocesamiento Asimétrico Software Embebido |
topic |
Ciencias Informáticas Patrones de Sistemas Embebidos Patrones para Multiprocesamiento Asimétrico Software Embebido |
dc.description.none.fl_txt_mv |
Dentro de los sistemas embebidos hay una variante de sistemas multiprocesador (Multicore System on Chip devices – MSoC devices) donde no todos los procesadores son iguales. Estos SoCs se denominan “Dispositivos Multiprocesadores Asimétricos” (Asymmetric Multi Processing Devices – AMP Devices). Para tomar ventaja de las posibilidades que estos dispositivos ofrecen en sistemas embebidos, se han definido patrones de diseño específicos. No obstante ello, en la literatura hay pocos resultados experimentales que muestren los beneficios de aplicar estos patrones. En este trabajo se realiza la medición de desempeño del patrón “Ejecución Optimizada” (Optimized Execution), aplicado a un dispositivo AMP y usando la suite de desempeño “CoreMark”. Los resultados muestran que el uso de este patrón de diseño mejora el desempeño del sistema. Laboratorio de Investigación y Formación en Informática Avanzada |
description |
Dentro de los sistemas embebidos hay una variante de sistemas multiprocesador (Multicore System on Chip devices – MSoC devices) donde no todos los procesadores son iguales. Estos SoCs se denominan “Dispositivos Multiprocesadores Asimétricos” (Asymmetric Multi Processing Devices – AMP Devices). Para tomar ventaja de las posibilidades que estos dispositivos ofrecen en sistemas embebidos, se han definido patrones de diseño específicos. No obstante ello, en la literatura hay pocos resultados experimentales que muestren los beneficios de aplicar estos patrones. En este trabajo se realiza la medición de desempeño del patrón “Ejecución Optimizada” (Optimized Execution), aplicado a un dispositivo AMP y usando la suite de desempeño “CoreMark”. Los resultados muestran que el uso de este patrón de diseño mejora el desempeño del sistema. |
publishDate |
2019 |
dc.date.none.fl_str_mv |
2019 |
dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/publishedVersion Objeto de conferencia http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
format |
conferenceObject |
status_str |
publishedVersion |
dc.identifier.none.fl_str_mv |
http://sedici.unlp.edu.ar/handle/10915/119525 |
url |
http://sedici.unlp.edu.ar/handle/10915/119525 |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.relation.none.fl_str_mv |
info:eu-repo/semantics/altIdentifier/isbn/978-987-46297-6-0 |
dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) |
dc.format.none.fl_str_mv |
application/pdf 35-37 |
dc.source.none.fl_str_mv |
reponame:SEDICI (UNLP) instname:Universidad Nacional de La Plata instacron:UNLP |
reponame_str |
SEDICI (UNLP) |
collection |
SEDICI (UNLP) |
instname_str |
Universidad Nacional de La Plata |
instacron_str |
UNLP |
institution |
UNLP |
repository.name.fl_str_mv |
SEDICI (UNLP) - Universidad Nacional de La Plata |
repository.mail.fl_str_mv |
alira@sedici.unlp.edu.ar |
_version_ |
1844616160417415168 |
score |
13.070432 |