Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión

Autores
Verne, Santiago Andrés
Año de publicación
2012
Idioma
español castellano
Tipo de recurso
tesis doctoral
Estado
versión aceptada
Colaborador/a o director/a de tesis
Valla, María Inés
Descripción
En esta tesis se realiza el estudio del convertidor multinivel con enclavamiento por diodos. Se presenta un algoritmo generalizado para el control del balance de las tensiones del bus de continua del convertidor que no requiere de circuitos adicionales de balance. También se realiza un análisis de las características de conmutación de la topología y se elaboran reglas que aseguren el funcionamiento seguro de las llaves de potencia. Se desarrolla un algoritmo de control predictivo de estados finitos en el cual se unifica el control de las variables externas del convertidor (corrientes, potencias o variables internas de la carga) con el algoritmo de control de balance. Se consideran las restricciones de conmutación propias de la topología con el propósito de asegurar la operación correcta del convertidor y el sistema que lo circunda. Se analiza el desempeño del convertidor y la técnica desarrollada en aplicaciones de acondicionamiento de potencia, accionamientos eléctricos y generación eólica. Los algoritmos se ensayan mediante simulación en las aplicaciones mencionadas.
An in depth study of the Diode Clamped Multilevel Converter is performed in this Thesis. The DC bus voltage unbalance problem of the topology is presented and the development of a generalized algorithm for voltage balance control of the DC bus capacitors is addressed which does not need any additional balancing circuits. An analysis is presented concerning the switching constraints of the converter and the synthesis of a switching rule that ensures correct voltage clamping of the power devices. Also, a Finite Control Set Model Predictive Control strategy is developed to merge the voltage balancing algorithm with the control of external variables (currents, power or intrinsic load variables). This algorithm incorporates the switching restrictions of the topology in order to ensure the proper operation of the converter and the control of the external system. The performance of the control algorithm is evaluated by means of computer simulations in applications such as power conditioning, motor drives and wind power conversion.
Doctor en Ingeniería
Universidad Nacional de La Plata
Facultad de Ingeniería
Materia
Electrotecnia
Ingeniería
inversores multinivel, diode clamped multilevel inverter; control predictivo
Nivel de accesibilidad
acceso abierto
Condiciones de uso
http://creativecommons.org/licenses/by/3.0/
Repositorio
SEDICI (UNLP)
Institución
Universidad Nacional de La Plata
OAI Identificador
oai:sedici.unlp.edu.ar:10915/1461

id SEDICI_1240b6515c6ea035fe92b236718e5963
oai_identifier_str oai:sedici.unlp.edu.ar:10915/1461
network_acronym_str SEDICI
repository_id_str 1329
network_name_str SEDICI (UNLP)
spelling Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensiónVerne, Santiago AndrésElectrotecniaIngenieríainversores multinivel, diode clamped multilevel inverter; control predictivoEn esta tesis se realiza el estudio del convertidor multinivel con enclavamiento por diodos. Se presenta un algoritmo generalizado para el control del balance de las tensiones del bus de continua del convertidor que no requiere de circuitos adicionales de balance. También se realiza un análisis de las características de conmutación de la topología y se elaboran reglas que aseguren el funcionamiento seguro de las llaves de potencia. Se desarrolla un algoritmo de control predictivo de estados finitos en el cual se unifica el control de las variables externas del convertidor (corrientes, potencias o variables internas de la carga) con el algoritmo de control de balance. Se consideran las restricciones de conmutación propias de la topología con el propósito de asegurar la operación correcta del convertidor y el sistema que lo circunda. Se analiza el desempeño del convertidor y la técnica desarrollada en aplicaciones de acondicionamiento de potencia, accionamientos eléctricos y generación eólica. Los algoritmos se ensayan mediante simulación en las aplicaciones mencionadas.An in depth study of the Diode Clamped Multilevel Converter is performed in this Thesis. The DC bus voltage unbalance problem of the topology is presented and the development of a generalized algorithm for voltage balance control of the DC bus capacitors is addressed which does not need any additional balancing circuits. An analysis is presented concerning the switching constraints of the converter and the synthesis of a switching rule that ensures correct voltage clamping of the power devices. Also, a Finite Control Set Model Predictive Control strategy is developed to merge the voltage balancing algorithm with the control of external variables (currents, power or intrinsic load variables). This algorithm incorporates the switching restrictions of the topology in order to ensure the proper operation of the converter and the control of the external system. The performance of the control algorithm is evaluated by means of computer simulations in applications such as power conditioning, motor drives and wind power conversion.Doctor en IngenieríaUniversidad Nacional de La PlataFacultad de IngenieríaValla, María Inés2012-03-21info:eu-repo/semantics/doctoralThesisinfo:eu-repo/semantics/acceptedVersionTesis de doctoradohttp://purl.org/coar/resource_type/c_db06info:ar-repo/semantics/tesisDoctoralapplication/pdfhttp://sedici.unlp.edu.ar/handle/10915/1461https://doi.org/10.35537/10915/1461spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by/3.0/Creative Commons Attribution 3.0 Unported (CC BY 3.0)reponame:SEDICI (UNLP)instname:Universidad Nacional de La Platainstacron:UNLP2025-09-29T10:48:24Zoai:sedici.unlp.edu.ar:10915/1461Institucionalhttp://sedici.unlp.edu.ar/Universidad públicaNo correspondehttp://sedici.unlp.edu.ar/oai/snrdalira@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:13292025-09-29 10:48:26.149SEDICI (UNLP) - Universidad Nacional de La Platafalse
dc.title.none.fl_str_mv Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión
title Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión
spellingShingle Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión
Verne, Santiago Andrés
Electrotecnia
Ingeniería
inversores multinivel, diode clamped multilevel inverter; control predictivo
title_short Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión
title_full Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión
title_fullStr Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión
title_full_unstemmed Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión
title_sort Control predictivo del convertidor multinivel con enclavamiento por diodos y sus aplicaciones en media tensión
dc.creator.none.fl_str_mv Verne, Santiago Andrés
author Verne, Santiago Andrés
author_facet Verne, Santiago Andrés
author_role author
dc.contributor.none.fl_str_mv Valla, María Inés
dc.subject.none.fl_str_mv Electrotecnia
Ingeniería
inversores multinivel, diode clamped multilevel inverter; control predictivo
topic Electrotecnia
Ingeniería
inversores multinivel, diode clamped multilevel inverter; control predictivo
dc.description.none.fl_txt_mv En esta tesis se realiza el estudio del convertidor multinivel con enclavamiento por diodos. Se presenta un algoritmo generalizado para el control del balance de las tensiones del bus de continua del convertidor que no requiere de circuitos adicionales de balance. También se realiza un análisis de las características de conmutación de la topología y se elaboran reglas que aseguren el funcionamiento seguro de las llaves de potencia. Se desarrolla un algoritmo de control predictivo de estados finitos en el cual se unifica el control de las variables externas del convertidor (corrientes, potencias o variables internas de la carga) con el algoritmo de control de balance. Se consideran las restricciones de conmutación propias de la topología con el propósito de asegurar la operación correcta del convertidor y el sistema que lo circunda. Se analiza el desempeño del convertidor y la técnica desarrollada en aplicaciones de acondicionamiento de potencia, accionamientos eléctricos y generación eólica. Los algoritmos se ensayan mediante simulación en las aplicaciones mencionadas.
An in depth study of the Diode Clamped Multilevel Converter is performed in this Thesis. The DC bus voltage unbalance problem of the topology is presented and the development of a generalized algorithm for voltage balance control of the DC bus capacitors is addressed which does not need any additional balancing circuits. An analysis is presented concerning the switching constraints of the converter and the synthesis of a switching rule that ensures correct voltage clamping of the power devices. Also, a Finite Control Set Model Predictive Control strategy is developed to merge the voltage balancing algorithm with the control of external variables (currents, power or intrinsic load variables). This algorithm incorporates the switching restrictions of the topology in order to ensure the proper operation of the converter and the control of the external system. The performance of the control algorithm is evaluated by means of computer simulations in applications such as power conditioning, motor drives and wind power conversion.
Doctor en Ingeniería
Universidad Nacional de La Plata
Facultad de Ingeniería
description En esta tesis se realiza el estudio del convertidor multinivel con enclavamiento por diodos. Se presenta un algoritmo generalizado para el control del balance de las tensiones del bus de continua del convertidor que no requiere de circuitos adicionales de balance. También se realiza un análisis de las características de conmutación de la topología y se elaboran reglas que aseguren el funcionamiento seguro de las llaves de potencia. Se desarrolla un algoritmo de control predictivo de estados finitos en el cual se unifica el control de las variables externas del convertidor (corrientes, potencias o variables internas de la carga) con el algoritmo de control de balance. Se consideran las restricciones de conmutación propias de la topología con el propósito de asegurar la operación correcta del convertidor y el sistema que lo circunda. Se analiza el desempeño del convertidor y la técnica desarrollada en aplicaciones de acondicionamiento de potencia, accionamientos eléctricos y generación eólica. Los algoritmos se ensayan mediante simulación en las aplicaciones mencionadas.
publishDate 2012
dc.date.none.fl_str_mv 2012-03-21
dc.type.none.fl_str_mv info:eu-repo/semantics/doctoralThesis
info:eu-repo/semantics/acceptedVersion
Tesis de doctorado
http://purl.org/coar/resource_type/c_db06
info:ar-repo/semantics/tesisDoctoral
format doctoralThesis
status_str acceptedVersion
dc.identifier.none.fl_str_mv http://sedici.unlp.edu.ar/handle/10915/1461
https://doi.org/10.35537/10915/1461
url http://sedici.unlp.edu.ar/handle/10915/1461
https://doi.org/10.35537/10915/1461
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv info:eu-repo/semantics/openAccess
http://creativecommons.org/licenses/by/3.0/
Creative Commons Attribution 3.0 Unported (CC BY 3.0)
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by/3.0/
Creative Commons Attribution 3.0 Unported (CC BY 3.0)
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:SEDICI (UNLP)
instname:Universidad Nacional de La Plata
instacron:UNLP
reponame_str SEDICI (UNLP)
collection SEDICI (UNLP)
instname_str Universidad Nacional de La Plata
instacron_str UNLP
institution UNLP
repository.name.fl_str_mv SEDICI (UNLP) - Universidad Nacional de La Plata
repository.mail.fl_str_mv alira@sedici.unlp.edu.ar
_version_ 1844615737368379392
score 13.070432