Análisis de Modelos Computacionales para Sistemas Embebidos
- Autores
- Osio, Jorge R.; Salguero, Federico; Rapallini, José A.; Quijano, Antonio A.
- Año de publicación
- 2006
- Idioma
- español castellano
- Tipo de recurso
- documento de conferencia
- Estado
- versión enviada
- Descripción
- After a short summary about the principles of Hardware/Software Codesign (HSCo) for embedded systems, this paper considers an analysis of the software resources mostly used by the academic community with special emphasis on one of them (PeaCE). An example shows how to specify a system considering the computer models, specially the Data Flow formal model. The required characteristics are defined, with the periodic update of parameters and dynamic behavior of functional blocks. An application from the communication area is presented to show the advantages of the chosen system of HSCo. If can generate an efficient code (C and VHDL) very useful to be implemented on generic processors or FPGA, for rapid prototyping.
Después de una recapitulación de conceptos de Codiseño Hardware / Software (CoHS) para sistemas embebidos, se realiza un análisis de los recursos mas utilizados en el ambiente académico y se discuten las características de uno ellos, el PeaCE. A través de un ejemplo, se muestra como se puede especificar un sistema, considerando los modelos computacionales, en particular el modelo formal “flujo de datos” (Data Flow – DF), definiendo las características necesarias, teniendo en cuenta su actualización periódica de parámetros y comportamiento dinámico de sus bloques funcionales. Finalmente se presenta una aplicación del área de comunicaciones, demostrando las ventajas del ambiente de CoHS utilizado. En particular, en el prototipado rápido, dado que realiza la generación de código eficiente (C y VHDL) para su implementación en procesadores genéricos o FPGA. - Materia
-
Ingeniería Eléctrica y Electrónica
Codiseño HW/SW
Lenguajes de Alto Nivel
Modelos Computacionales
Sistemas Embebidos - Nivel de accesibilidad
- acceso abierto
- Condiciones de uso
- http://creativecommons.org/licenses/by/4.0/
- Repositorio
- Institución
- Comisión de Investigaciones Científicas de la Provincia de Buenos Aires
- OAI Identificador
- oai:digital.cic.gba.gob.ar:11746/6497
Ver los metadatos del registro completo
id |
CICBA_4e97731e40ceca7f273fa1f53f196f7c |
---|---|
oai_identifier_str |
oai:digital.cic.gba.gob.ar:11746/6497 |
network_acronym_str |
CICBA |
repository_id_str |
9441 |
network_name_str |
CIC Digital (CICBA) |
spelling |
Análisis de Modelos Computacionales para Sistemas EmbebidosOsio, Jorge R.Salguero, FedericoRapallini, José A.Quijano, Antonio A.Ingeniería Eléctrica y ElectrónicaCodiseño HW/SWLenguajes de Alto NivelModelos ComputacionalesSistemas EmbebidosAfter a short summary about the principles of Hardware/Software Codesign (HSCo) for embedded systems, this paper considers an analysis of the software resources mostly used by the academic community with special emphasis on one of them (PeaCE). An example shows how to specify a system considering the computer models, specially the Data Flow formal model. The required characteristics are defined, with the periodic update of parameters and dynamic behavior of functional blocks. An application from the communication area is presented to show the advantages of the chosen system of HSCo. If can generate an efficient code (C and VHDL) very useful to be implemented on generic processors or FPGA, for rapid prototyping.Después de una recapitulación de conceptos de Codiseño Hardware / Software (CoHS) para sistemas embebidos, se realiza un análisis de los recursos mas utilizados en el ambiente académico y se discuten las características de uno ellos, el PeaCE. A través de un ejemplo, se muestra como se puede especificar un sistema, considerando los modelos computacionales, en particular el modelo formal “flujo de datos” (Data Flow – DF), definiendo las características necesarias, teniendo en cuenta su actualización periódica de parámetros y comportamiento dinámico de sus bloques funcionales. Finalmente se presenta una aplicación del área de comunicaciones, demostrando las ventajas del ambiente de CoHS utilizado. En particular, en el prototipado rápido, dado que realiza la generación de código eficiente (C y VHDL) para su implementación en procesadores genéricos o FPGA.2006-03info:eu-repo/semantics/conferenceObjectinfo:eu-repo/semantics/submittedVersionhttp://purl.org/coar/resource_type/c_5794info:ar-repo/semantics/documentoDeConferenciaapplication/pdfhttps://digital.cic.gba.gob.ar/handle/11746/6497spainfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by/4.0/reponame:CIC Digital (CICBA)instname:Comisión de Investigaciones Científicas de la Provincia de Buenos Airesinstacron:CICBA2025-09-04T09:43:00Zoai:digital.cic.gba.gob.ar:11746/6497Institucionalhttp://digital.cic.gba.gob.arOrganismo científico-tecnológicoNo correspondehttp://digital.cic.gba.gob.ar/oai/snrdmarisa.degiusti@sedici.unlp.edu.arArgentinaNo correspondeNo correspondeNo correspondeopendoar:94412025-09-04 09:43:00.744CIC Digital (CICBA) - Comisión de Investigaciones Científicas de la Provincia de Buenos Airesfalse |
dc.title.none.fl_str_mv |
Análisis de Modelos Computacionales para Sistemas Embebidos |
title |
Análisis de Modelos Computacionales para Sistemas Embebidos |
spellingShingle |
Análisis de Modelos Computacionales para Sistemas Embebidos Osio, Jorge R. Ingeniería Eléctrica y Electrónica Codiseño HW/SW Lenguajes de Alto Nivel Modelos Computacionales Sistemas Embebidos |
title_short |
Análisis de Modelos Computacionales para Sistemas Embebidos |
title_full |
Análisis de Modelos Computacionales para Sistemas Embebidos |
title_fullStr |
Análisis de Modelos Computacionales para Sistemas Embebidos |
title_full_unstemmed |
Análisis de Modelos Computacionales para Sistemas Embebidos |
title_sort |
Análisis de Modelos Computacionales para Sistemas Embebidos |
dc.creator.none.fl_str_mv |
Osio, Jorge R. Salguero, Federico Rapallini, José A. Quijano, Antonio A. |
author |
Osio, Jorge R. |
author_facet |
Osio, Jorge R. Salguero, Federico Rapallini, José A. Quijano, Antonio A. |
author_role |
author |
author2 |
Salguero, Federico Rapallini, José A. Quijano, Antonio A. |
author2_role |
author author author |
dc.subject.none.fl_str_mv |
Ingeniería Eléctrica y Electrónica Codiseño HW/SW Lenguajes de Alto Nivel Modelos Computacionales Sistemas Embebidos |
topic |
Ingeniería Eléctrica y Electrónica Codiseño HW/SW Lenguajes de Alto Nivel Modelos Computacionales Sistemas Embebidos |
dc.description.none.fl_txt_mv |
After a short summary about the principles of Hardware/Software Codesign (HSCo) for embedded systems, this paper considers an analysis of the software resources mostly used by the academic community with special emphasis on one of them (PeaCE). An example shows how to specify a system considering the computer models, specially the Data Flow formal model. The required characteristics are defined, with the periodic update of parameters and dynamic behavior of functional blocks. An application from the communication area is presented to show the advantages of the chosen system of HSCo. If can generate an efficient code (C and VHDL) very useful to be implemented on generic processors or FPGA, for rapid prototyping. Después de una recapitulación de conceptos de Codiseño Hardware / Software (CoHS) para sistemas embebidos, se realiza un análisis de los recursos mas utilizados en el ambiente académico y se discuten las características de uno ellos, el PeaCE. A través de un ejemplo, se muestra como se puede especificar un sistema, considerando los modelos computacionales, en particular el modelo formal “flujo de datos” (Data Flow – DF), definiendo las características necesarias, teniendo en cuenta su actualización periódica de parámetros y comportamiento dinámico de sus bloques funcionales. Finalmente se presenta una aplicación del área de comunicaciones, demostrando las ventajas del ambiente de CoHS utilizado. En particular, en el prototipado rápido, dado que realiza la generación de código eficiente (C y VHDL) para su implementación en procesadores genéricos o FPGA. |
description |
After a short summary about the principles of Hardware/Software Codesign (HSCo) for embedded systems, this paper considers an analysis of the software resources mostly used by the academic community with special emphasis on one of them (PeaCE). An example shows how to specify a system considering the computer models, specially the Data Flow formal model. The required characteristics are defined, with the periodic update of parameters and dynamic behavior of functional blocks. An application from the communication area is presented to show the advantages of the chosen system of HSCo. If can generate an efficient code (C and VHDL) very useful to be implemented on generic processors or FPGA, for rapid prototyping. |
publishDate |
2006 |
dc.date.none.fl_str_mv |
2006-03 |
dc.type.none.fl_str_mv |
info:eu-repo/semantics/conferenceObject info:eu-repo/semantics/submittedVersion http://purl.org/coar/resource_type/c_5794 info:ar-repo/semantics/documentoDeConferencia |
format |
conferenceObject |
status_str |
submittedVersion |
dc.identifier.none.fl_str_mv |
https://digital.cic.gba.gob.ar/handle/11746/6497 |
url |
https://digital.cic.gba.gob.ar/handle/11746/6497 |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.rights.none.fl_str_mv |
info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by/4.0/ |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by/4.0/ |
dc.format.none.fl_str_mv |
application/pdf |
dc.source.none.fl_str_mv |
reponame:CIC Digital (CICBA) instname:Comisión de Investigaciones Científicas de la Provincia de Buenos Aires instacron:CICBA |
reponame_str |
CIC Digital (CICBA) |
collection |
CIC Digital (CICBA) |
instname_str |
Comisión de Investigaciones Científicas de la Provincia de Buenos Aires |
instacron_str |
CICBA |
institution |
CICBA |
repository.name.fl_str_mv |
CIC Digital (CICBA) - Comisión de Investigaciones Científicas de la Provincia de Buenos Aires |
repository.mail.fl_str_mv |
marisa.degiusti@sedici.unlp.edu.ar |
_version_ |
1842340400882253824 |
score |
12.623145 |